),并当使能时,提供8个互斥的低有效输出(Y0至Y7)。74HC138特有3个使能输入
2021-12-07 07:39
数码管为共阳极,当为第一个139(从上到下)的OE脚送高电平时,其四个输出脚Y0-Y4都呈高电平状态,但是数码管显示,当给OE脚低电平时,无论怎么给AB脚电平,数码管都会亮一个,就是说,139这个
2015-07-02 10:34
1.用译码器功能的芯片让共阳数码管显示0~F 2.证明74HC139的真值表
2024-11-05 16:20
U25B的输出端Y5C与M74HC573锁存器的锁存使能输入端LE(输入高电平有效)。锁存器的输入
2021-11-23 08:05
如题:74LS139DY与74LS139N有啥区别?求指教
2014-04-16 20:59
),现发现74HC244输出端也有同等电压输出,其电源端居然还有2.4V的电压输出,能点亮并在电源端的LED指示灯。请问各位大大,这个问题如何解决?另,
2013-08-22 23:40
位位移缓存器,并由Q7’输出,而并行输出则是在LCK的上升沿将在8位位移缓存器的数据存入到8位并行输出缓存器。当串行数据输入端OE的控制信号为低使能时,并行输出端的输出
2021-12-07 06:28
595内部工作原理74HC595时一款漏极开路输出的CMOS移位寄存器,输出端为可控的三态输出,亦能串行输出控制下一级级联芯片,其移位时钟频率高达25MHz。二、74HC
2021-11-29 08:27
并行输出数据三态输出(三态:低电平、高电平和高阻态)输出寄存器可以直接清除具有100MHz的移位频率能串行输出控制下一级级联芯片输出端的输出可以被保流二、74HC595的引脚说明芯片数据
2021-12-07 07:00
一、74HC595使用方法74HC595的数据端Q0--Q7:八位并行输出端,可以直接控制数码管的8个段。Q7:级联输出端
2021-12-07 06:46