工程师你好: 最近看了6678的cache手册,仍有下面不确定的问题,请解答(以下都是说的数据cache,不是程序cache
2018-06-21 07:43
请教: 在当前基于C6678的大型项目开发中,在cache的维护上遇到了一些问题,为此希望建立一些基本的维护规则。在应用中,变量可以认为有以下3种:仅核自身用到的变量;多核共享
2018-06-21 10:47
在TMS320C6678中,有这样对cache的描述:“L1D memory cannot be cached within L1D cache, L1P cache,
2018-06-21 16:07
的semaphore机制的资料,我看了TMS320C6678的datasheet中的7.26节semaphore2中的内容,觉得讲得太简单了,看程序还是看不明白。 再请问一遍专家,CACHE_wbL1d()函数什么意思呢?多谢!
2018-06-25 05:45
Hello, 用EDMA传送数据在L2内存和DDR3之间,该段内存没有被cache使能。 这样的话,我就不用在数据从DDR搬到L2之前,对其cache_Inv无效,处理
2018-06-21 05:32
就一直停在:while(Mark[0]) [Cache_inv(&Mark[0], 32, Cache_Type_ALL, TRUE); asm (" NOP 9"
2018-06-25 05:59
专家您好! 我现在在做6678 cache一致性的东西,想请问一下一致性的维护哪些是硬件实现的,哪些需要程序员实现?谢谢!
2018-06-24 04:38
请问: 1、如果将L1D CACHE设置为32KB,L1P CACHE设置为32KB,L2 CACHE设置为0KB; 在core的LL2中定义了两个数组,out1占用32KB存储空间,out2占用
2018-06-21 13:28
使用的而是C6678,能否在4M共享内存上设置一段空间,使其不可cache,每次取值和赋值都在共享4M上操作。
2018-06-21 10:10
在本SYSBIOS例程中,在音频的输入输出的·task.c文件部分有如下代码:Cache_inv((void *)rxBufPtr[lastFullRxBuf], AUDIO_BUF_SIZE
2019-07-23 17:02