• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 请问cache_inv,cache_wb以及cache_wbinv都有什么区别?

    总是弄不明白cache_inv,cache_wb以及cache_wbinv都有什么区别,请专家指教!

    2018-07-24 07:41

  • 关于6678 cache的疑问

    工程师你好: 最近看了6678cache手册,仍有下面不确定的问题,请解答(以下都是说的数据cache,不是程序cache

    2018-06-21 07:43

  • 多核6678 cache一致性的问题

    1.对于单核来说,没有cache无效/写回一说,因为无论在cache中还是在ram中值都是对应最新的值是吧?2.在调试6678过程中,发现一个问题.。过程是:Core0与Core1双核运行,共享

    2019-01-08 10:57

  • 如何理解C6678中关于cache的描述?

    在TMS320C6678中,有这样对cache的描述:“L1D memory cannot be cached within L1D cache, L1P cache,

    2018-06-21 16:07

  • c6678cache一致性

    专家您好!    我现在在做6678 cache一致性的东西,想请问一下一致性的维护哪些是硬件实现的,哪些需要程序员实现?谢谢!

    2018-06-24 04:38

  • C6678Cache维护的一些原则讨论

    请教:          在当前基于C6678的大型项目开发中,在cache的维护上遇到了一些问题,为此希望建立一些基本的维护规则。在应用中,变量可以认为有以下3种:仅核自身用到的变量;多核共享

    2018-06-21 10:47

  • TMS320C6678使用MSM时cache的一致性维护问题

    之前已经缓存了的数据。为了避免上述现象发生,是不是表示要在core1使用MSM中的数据之前,先用cache_inv使L1D cache中这个地址的

    2018-12-29 11:37

  • Cache写入方式原理简介

    的一致性,避免CPU在读写过程中将Cache中的新数据遗失,造成错误地读数据,确保Cache中更新过程的数据不会因覆盖而

    2023-10-31 11:43

  • 什么是 Cache? Cache读写原理

    由于写入数据和读取指令分别通过 D-Cache 和 I-Cache,所以需要同步 D-Cache 和 I-Cache,即

    2022-12-06 09:55

  • 6678CACHE的空间使用问题

    请问: 1、如果将L1D CACHE设置为32KB,L1P CACHE设置为32KB,L2 CACHE设置为0KB; 在core的LL2中定义了两个数组,out1占用32KB存储空间,out2占用

    2018-06-21 13:28