• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 关于6678 cache的疑问

    工程师你好: 最近看了6678cache手册,仍有下面不确定的问题,请解答(以下都是说的数据cache,不是程序cache

    2018-06-21 07:43

  • C6678Cache维护的一些原则讨论

    请教:          在当前基于C6678的大型项目开发中,在cache的维护上遇到了一些问题,为此希望建立一些基本的维护规则。在应用中,变量可以认为有以下3种:仅核自身用到的变量;多核共享

    2018-06-21 10:47

  • 如何理解C6678中关于cache的描述?

    在TMS320C6678中,有这样对cache的描述:“L1D memory cannot be cached within L1D cache, L1P cache,

    2018-06-21 16:07

  • 请问有没有介绍6678芯片的semaphore机制的资料?CACHE_wbL1d()函数什么意思呢?

    的semaphore机制的资料,我看了TMS320C6678的datasheet中的7.26节semaphore2中的内容,觉得讲得太简单了,看程序还是看不明白。 再请问一遍专家,CACHE_wbL1d()函数什么意思呢?多谢!

    2018-06-25 05:45

  • c6678cache一致性

    专家您好!    我现在在做6678 cache一致性的东西,想请问一下一致性的维护哪些是硬件实现的,哪些需要程序员实现?谢谢!

    2018-06-24 04:38

  • 多核DSP共享空间CACHE问题

    使用的而是C6678,能否在4M共享内存上设置一段空间,使其不可cache,每次取值和赋值都在共享4M上操作。

    2018-06-21 10:10

  • C6678 多核程序的初始化及L1P cache一致性问题

    对代码的修改。这两种情况下,都会存在CACHE读一致性问题,需要由软件来维护。”       那么C6678的L1P是不是也是这样? 另外,如果代码在运行过程中不会发生变化(被core或外部master进行修改),是不是就不用考虑L1P

    2018-06-21 14:21

  • 通过内存地址映射能否禁用MSMC上的cache

    请教:         在程序设计时,有时涉及MSMC内存上的频繁交互时,cache一致性维护相当令人头疼。C6678不允许禁止MSMC上的cache,但是我们了解到TI提供了机制将某一段地址映射

    2018-06-21 06:25

  • 6678CACHE的空间使用问题

    请问: 1、如果将L1D CACHE设置为32KB,L1P CACHE设置为32KB,L2 CACHE设置为0KB; 在core的LL2中定义了两个数组,out1占用32KB存储空间,out2占用

    2018-06-21 13:28

  • edma3在6678上进行数据传输,数据量变大时出错

    各位专家好, 我在6678上用edma3上进行从片外到片外的数据搬运,数据是视频解码输出,cif(352*288)输出是正确的,但D1(720*576)有部分数据出错,

    2018-06-21 02:20