工程师你好: 最近看了6678的cache手册,仍有下面不确定的问题,请解答(以下都是说的数据cache,不是程序cache
2018-06-21 07:43
1.对于单核来说,没有cache无效/写回一说,因为无论在cache中还是在ram中值都是对应最新的值是吧?2.在调试6678过程中,发现一个问题.。过程是:Core0与Core1双核运行,共享
2019-01-08 10:57
在TMS320C6678中,有这样对cache的描述:“L1D memory cannot be cached within L1D cache, L1P cache,
2018-06-21 16:07
专家您好! 我现在在做6678 cache一致性的东西,想请问一下一致性的维护哪些是硬件实现的,哪些需要程序员实现?谢谢!
2018-06-24 04:38
请教: 在当前基于C6678的大型项目开发中,在cache的维护上遇到了一些问题,为此希望建立一些基本的维护规则。在应用中,变量可以认为有以下3种:仅核自身用到的变量;多核共享
2018-06-21 10:47
请问在C6678中,EDMA和 IDMA有什么差别呢?L1DCache能Cache外存上(如DDR3或EMIF16NOR)的数据吗?把L2作为Cache用和,把L2用作
2018-08-07 06:08
工程师您好! 按照6678文档上所讲,每个core都有一个L1D cache和L1P cache,那么这八个核之间的L1 CACHE是会存在一致性的,那么这样的一致性是
2018-12-25 11:25
的semaphore机制的资料,我看了TMS320C6678的datasheet中的7.26节semaphore2中的内容,觉得讲得太简单了,看程序还是看不明白。 再请问一遍专家,CACHE_wbL1d()函数什么意思呢?多谢!
2018-06-25 05:45
请教:平台是6678,ccs5.4,使用CSL库函数 CACHE_disableCaching 禁止cache 0x8000000地址CACHE_disableCach
2018-12-28 11:12
对代码的修改。这两种情况下,都会存在CACHE读一致性问题,需要由软件来维护。” 那么C6678的L1P是不是也是这样? 另外,如果代码在运行过程中不会发生变化(被core或外部master进行修改),是不是就不用考虑L1P
2018-06-21 14:21