工程师你好: 最近看了6678的cache手册,仍有下面不确定的问题,请解答(以下都是说的数据cache,不是程序cache
2018-06-21 07:43
1.对于单核来说,没有cache无效/写回一说,因为无论在cache中还是在ram中值都是对应最新的值是吧?2.在调试6678过程中,发现一个问题.。过程是:Core0与Core1双核运行,共享
2019-01-08 10:57
在TMS320C6678中,有这样对cache的描述:“L1D memory cannot be cached within L1D cache, L1P cache,
2018-06-21 16:07
专家您好! 我现在在做6678 cache一致性的东西,想请问一下一致性的维护哪些是硬件实现的,哪些需要程序员实现?谢谢!
2018-06-24 04:38
请教: 在当前基于C6678的大型项目开发中,在cache的维护上遇到了一些问题,为此希望建立一些基本的维护规则。在应用中,变量可以认为有以下3种:仅核自身用到的变量;多核共享
2018-06-21 10:47
的一致性,避免CPU在读写过程中将Cache中的新数据遗失,造成错误地读数据,确保Cache中更新过程的数据不会因覆盖而
2023-10-31 11:43
由于写入数据和读取指令分别通过 D-Cache 和 I-Cache,所以需要同步 D-Cache 和 I-Cache,即
2022-12-06 09:55
请问: 1、如果将L1D CACHE设置为32KB,L1P CACHE设置为32KB,L2 CACHE设置为0KB; 在core的LL2中定义了两个数组,out1占用32KB存储空间,out2占用
2018-06-21 13:28
工程师您好! 按照6678文档上所讲,每个core都有一个L1D cache和L1P cache,那么这八个核之间的L1 CACHE是会存在一致性的,那么这样的一致性是
2018-12-25 11:25
,在线仿真与程序固化两种情况下,是否可以通过以下方式来完成CACHE的配置操作: 1 在线仿真:通过gel文件将L1D配置修改为16K模式,然后仿真器才会进行数据搬运,放在L1D内的高频常数表能正常存储
2018-06-21 14:00