本帖最后由 一只耳朵怪 于 2018-6-25 10:09 编辑 #define IPCGR00x02620240#define IPCGR1 0x02620244*(unsigned int *)IPCGR1=0x1
2018-06-25 07:46
请问tms320c6678怎么实现核间中断调用,有相应的例程或文档吗?
2018-06-21 04:31
我在使用6678时,分别编写了两个核的应用程序,分别进行编译和运行正常。但是当把CORE0程序下载到核0,然后将core1程序下载到核1,时,造成CORE0运行不正常,
2018-07-24 07:53
对于多核之间的中断,使用 IPCGR 和 IPCAR寄存器可以比较简单的实现。但是这种方式只有1个事件(不够灵活),且每次传输的数据量较小,数据率较低,并且传送的信息是跟随核间中断传输的。相比而言
2018-08-03 08:11
的地址都不一样,我应当使用哪个地址作为正确的寄存器地址呢? 另外,我似乎不是很明白手册中对处理器核间中断与通信的描述: 这个章节并没有提到上面的COREx_INTISRy寄存器,它们有着什么样的关系?我应当如何在我开发的操作系统中实现一个简单的IPI通信?
2024-08-27 22:04
文中在覆盖近似空间中,提出核的概念,研究核的存在性与唯一性以及覆盖块、邻域和核之间的关系;基于核和约简提出协调覆盖的概念
2021-06-17 16:05
导读 创龙科技TL6678ZH-EVM是一款基于TI KeyStone架构C6000系列TMS320C6678八核C66x定点/浮点DSP,以及Xilinx Zynq-7000系列XC7Z045
2021-09-14 11:17 Tronlong创龙科技 企业号
您好! 我最近使用6678的多核导航器进行核间通信,有些地方不明白,想问下各位专家。 我是这么做的,我通过CIC把48事件映射到中断4上,DSP事件48是高优先级队列
2018-06-21 06:54
本帖最后由 一只耳朵怪 于 2018-6-25 15:38 编辑 我在6678上跑一个时钟和IPC程序,设置的是在两个核 上跑,通过核0发中断给
2018-06-25 04:40
请问ARM与DSP间中断通讯时,DSP端对应的是哪几个中断事件?
2018-06-21 02:19