如何区分真差分和伪差分管脚?
2023-08-11 07:31
分五档 10,15,20,25,30,自动改变转速
2015-12-27 16:46
把Cgs当做输入管的输入电容,那么差分输入对管的输入电容是看单端的还是计算双端的?
2021-06-24 07:59
关于第一部视频最后老师画的那个电路,稳压管前面的分压电阻为什么是4.5KΩ呢?还是说可以定其他的阻值稳压管通过2mA即可实现稳压功能,老师在之前没用三极
2018-10-19 17:29
我刚开始达到这个低水平,但有一个关于时钟速度的问题,我似乎无法在其他地方找到和回答。 如果我使用的是 MC68332ACAG25 但将来必须使用 MC68332ACAG20,是否可以通过任何软件方式将 AG20 的时
2023-05-29 06:00
[Drc 23-20]规则违规(IOSTDTYPE-1)IOStandard类型 - I / O端口systemClockN是单端但具有LOSS_25的IOS标准,它只能支持差分我收到了这个错误我
2020-03-24 09:15
如题。我原来用STM32F429IIH6做的板子,后面发现内部RAM不够用,就改用STM32H743IIT6,两个IC都是UFBGA176+25封装,管脚顺序和BANK一致,只是部
2020-06-19 18:26
、 四个按键输入6、 一个四位拨码开关7、 一个program按键8、 板级25M有源晶振9、 一个SD卡座10、 FPGA配置flash六线接FPGA11、 两排GPIO口,其中包含:10对TRUE LVDS输入输出,包含有GCLK差
2019-06-24 16:34
我在网上读到 LDMOS 晶体管需要具有高电阻才能有效,他们提到 MegaOhms,我在 gs 上的读数是 1.9 KOhms,在 ds 上是 137KOhms,mosfet 在板上。假设您了解什么是 MRFE6VS25N 的电阻。
2023-06-05 09:02
最近在用AD17,把原理图画出后,来打印时却发现有一边的管脚名打印时不会显示出来,而在实际当中却有显示,原先以为,是元件库搞错了,但选择这部分管脚后,用移动命令移动到最前面,看看没有却没有任何效果。请问有没有知道这什么原因,应该怎么才能处理好?
2019-04-11 07:35