• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 全球进入5nm时代

    45-50台的交付量。这其中很大一部分都供给了台积电,用于扩充5nm,以及7nm产能。中微半导体除光刻之外,蚀刻也是

    2020-03-09 10:13

  • 台积电5nm架构设计试产

    台积电宣布5nm基本完工开始试产:面积缩小45%、性能提升15%.pdf(105.52 KB)

    2019-04-24 06:00

  • 5nm节点上为什么STTMRAM比SRAM更好?

    研究机构IMEC已经发表了一篇论文,该研究表明,在5nm节点上,STT-MRAM与SRAM相比可以为缓存提供节能效果。这种优势比非易失性和较小的空间占用更重要。

    2019-10-18 06:01

  • 从7nm5nm,半导体制程 精选资料分享

    从7nm5nm,半导体制程芯片的制造工艺常常用XXnm来表示,比如Intel最新的六代酷睿系列CPU就采用Intel自家的14nm++制造工艺。所谓的XXnm指的是集成电路的MOSFET晶体管栅极

    2021-07-29 07:19

  • 晶片边缘蚀刻及其蚀刻方法

      晶片边缘的蚀刻机台,特别是能有效地蚀刻去除晶片边缘剑山的一种蚀刻,在动态随机存取存储单元(dynamic random access memory,DRAM)的制

    2018-03-16 11:53

  • 《炬丰科技-半导体工艺》硅纳米柱与金属辅助化学蚀刻的比较

    下方的蚀刻速率远高于没有金属时的蚀刻速率,因此当半导体正被蚀刻在下方时,金属层会下降到半导体中。4 本报告描述了使用 MacEtch 工艺制造 100 到 1000 nm

    2021-07-06 09:33

  • 《炬丰科技-半导体工艺》GaN的晶体湿化学蚀刻

    大多数 III 族氮化物的加工都是通过干式等离子体蚀刻完成的。 干式蚀刻有几个缺点,包括产生离子诱导损伤 并且难以获得激光所需的光滑蚀刻侧壁。通过干法蚀刻产生的侧壁的粗

    2021-07-07 10:24

  • 骁龙X60 5G调制解调器及射频系统是什么?

    如何看待高通刚刚发布的5nm第三代5G基带芯片?华为巴龙5000距离x60的差距有多大?

    2021-06-18 07:02

  • 蚀刻简介

    PCB,电路板,基板上面如何出现电路呢?这就要蚀刻来实现。所谓蚀刻,先在板子外层需保留的铜箔部分,也就是电路的图形部分,在上面预镀一层铅锡抗蚀层,然后用化学方式将其余的铜箔腐蚀掉。铜有两层,一层

    2017-02-21 17:44

  • PCB外层电路的蚀刻工艺

    蚀刻深度之比, 称为蚀刻因子。在印刷电路工业中,它的变化范围很宽泛,从1:1到1:5。显然,小的侧蚀度或低的蚀刻因子是最令人满意的。   

    2018-11-26 16:58