• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • PCB设计中的阻抗匹配与0电阻

    。如果传输线的特征阻抗跟负载阻抗不相等(即不匹配)时,在负载端就会产生反射,造成自激振荡。PCB板内走线的低频信号直接连通即可,一般不需要加串行

    2019-01-02 10:30

  • PCB设计中的阻抗匹配与0电阻

    。如果传输线的特征阻抗跟负载阻抗不相等(即不匹配)时,在负载端就会产生反射,造成自激振荡。PCB板内走线的低频信号直接连通即可,一般不需要加串行

    2018-11-15 20:07

  • PCB设计中的阻抗匹配与0电阻

    。如果传输线的特征阻抗跟负载阻抗不相等(即不匹配)时,在负载端就会产生反射,造成自激振荡。PCB板内走线的低频信号直接连通即可,一般不需要加串行

    2022-05-16 16:15

  • PCB设计中的阻抗匹配与0电阻

    阻抗匹配。串行电阻的阻值为20~75Ω,阻值大小与信号频率成正比,与PCB走线宽度成反比。在嵌入式系统中,一般频率大于20M的信号且PCB走线长度大于5cm时都要加串行匹配

    2014-07-04 14:00

  • 50阻抗匹配电路,哪个有,参考下。

    50阻抗匹配电路,哪个有,参考下。

    2019-09-20 09:53

  • 嵌入式系统PCB设计中的阻抗匹配与0电阻

    传输线的特征阻抗跟负载阻抗不相等(即不匹配)时,在负载端就会产生反射,造成自激振荡。PCB板内走线的低频信号直接连通即可,一般不需要加串行

    2011-10-18 14:18

  • 【转帖】PCB设计中的阻抗匹配与0电阻

    的特征阻抗跟负载阻抗不相等(即不匹配)时,在负载端就会产生反射,造成自激振荡。PCB板内走线的低频信号直接连通即可,一般不需要加串行

    2018-11-19 13:39

  • 请问pcb怎么实现阻抗匹配

    最近在设计pcb的时候,用到了MCX-KWE(50欧姆)天线接口,但有人说要阻抗匹配。大家有谁知道为什么要阻抗匹配吗?如果不阻抗

    2019-06-10 04:36

  • PCB layout 阻抗匹配问题

    需要阻抗匹配,这个阻抗匹配串联一个50欧姆的电阻?或者要求PCB制作厂家按50欧姆的

    2015-05-02 17:26

  • 阻抗匹配的原理分析?

    阻抗匹配50,末端并联下拉是50Ω,在戴维南阻抗匹配是上下拉电阻应该配置多少呢,各配置100欧姆? 3、AC

    2024-05-09 23:05