• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 高通滤波器计算公式

    高通滤波器计算公式

    2012-08-01 22:05

  • 请问SIGMASTUDIO一滤波器系数如何计算

    你好使用SIGMASTUDIO 中一滤波器低通和全通生成的数据和手册给出的公式是一样的,但高通的数据和手册给出的不一样,具体哪个是正确的呢,然后SIGMASTUDIO软件中二滤波器作为两个一

    2019-02-15 15:01

  • c6678 关于pll中ddr频率的运算公式

    硬件:c6678 // The System PLL governs the device (CorePac) operating speed. // // Each board designer

    2018-06-21 02:45

  • PLL滤波器设计方案

    作者:Ken Gentile如参考文献中所描述,可采用标准过程来确定锁相环(PLL)中二环路滤波器的R0、C0 和CP 数值。它采用开环带宽(ω0)和相位裕量(ϕM)作为设计参数,并可扩展至三环路滤波器,从而确定

    2019-07-23 06:37

  • 嵌入式平台C语言实现二滤波器的方法

    最近想从嵌入式平台上用C语言实现二滤波器,于是先从Matlab上验证二滤波器公式,再编写C语言来验证。算法移植(实现过程)①先用Matlab自带公式的二

    2021-12-15 09:12

  • 锁相环二广义积分?

    本帖最后由 一骥绝尘 于 2017-10-11 09:38 编辑 最近在做锁相环(PLL)原理都看明白了,但是在用DSP编程的时候遇到问题,二广义积分模块最后有个积分环节,经过积分后得到两个

    2017-10-11 09:29

  • LMK04808 PLL1为什么不能正常锁定?

    10M由授时时钟经单端转差分从clkin0口输入,61.44M是差分VCXO从OSCin输入,PLL1_R设定为125,PLL1_N设定为768,鉴相频率80KHz,CPout1通过一个2的低

    2024-11-12 06:01

  • RC=(3-5)T公式怎么来的

    直流稳压电路中整流后的滤波电容选取一般采用这个公式RC=(3-5)T,好困惑这个公式是怎么来的,貌似是个经验公式。。。理论上应该怎么处理这个电容的取值。

    2015-10-16 10:44

  • 请问如何修改GEL文件中DDR3 PLL配置?

    2_666_7_MHz( )[ Set_Pll2();]而Set_Pll2()函数我无法找到,因此不知道如何修改?请问有办法能够修改gel文件中DDR3 PLL的配置么

    2018-08-06 07:33

  • 请问你们是怎么设计三LPF的?有这方面的资料吗?

    我们现在要设计一个.18工艺下的频率合成器(四锁相环)。我现在想知道怎么去设计三LPF,我预计的方法是先用某种方法算得LPF各元件的初值,然后带入到ADS的PLL设计模板中进行交流分析,得到优化

    2021-06-25 07:16