• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • AD9883的PLL设置HSOUT和DCLK不稳定

    我用AD9883对视频进行A/D转换,VGA信号的帧频为75HZ,分辨率为800*600。我按照pll divider的计算公式算得分频系数为1056,VCO RANGE 和CHARGE PUNMP CURRENT的

    2018-11-27 09:16

  • 请问SIGMASTUDIO一滤波器系数如何计算

    你好使用SIGMASTUDIO 中一滤波器低通和全通生成的数据和手册给出的公式是一样的,但高通的数据和手册给出的不一样,具体哪个是正确的呢,然后SIGMASTUDIO软件中二滤波器作为两个一

    2019-02-15 15:01

  • 用AD9883对视频进行A/D转换,得到的HSOUT和DCLK不稳定是什么原因导致的?

    我用AD9883对视频进行A/D转换,VGA信号的帧频为75HZ,分辨率为800*600。我按照pll divider的计算公式算得分频系数为1056,VCO RANGE 和CHARGE PUNMP CURRENT的

    2024-01-02 06:42

  • c6678 关于pll中ddr频率的运算公式

    硬件:c6678 // The System PLL governs the device (CorePac) operating speed. // // Each board designer

    2018-06-21 02:45

  • 请问你们是怎么设计三LPF的?有这方面的资料吗?

    我们现在要设计一个.18工艺下的频率合成器(四锁相环)。我现在想知道怎么去设计三LPF,我预计的方法是先用某种方法算得LPF各元件的初值,然后带入到ADS的PLL设计模板中进行交流分析,得到优化

    2021-06-25 07:16

  • PLL滤波器设计方案

    作者:Ken Gentile如参考文献中所描述,可采用标准过程来确定锁相环(PLL)中二环路滤波器的R0、C0 和CP 数值。它采用开环带宽(ω0)和相位裕量(ϕM)作为设计参数,并可扩展至三环路滤波器,从而确定

    2019-07-23 06:37

  • Spartan 6级联DCM / PLL视频时钟抖动性能是多少?

    我需要产生一组视频像素时钟--27 MHz,74.25,148.5 MHz,297 MHz,并且每个Clk速率从Clk切换到Clk / 1.001。在之前的项目中(Spartan 3- 限制

    2019-07-23 14:02

  • 公式编辑器如何输入x的一导数呢?

    如何用MathType7输入x的一导数?

    2020-11-04 06:34

  • 请问ADL5375 OUTPUT IP2 OUTPUT IP3如何定义出来的?

    = 900 MHz,这个条件的意思是实际上这两个指标并没有实际测试,只是在上述测试条件下,测试出此时的输出2交调和3交调分量,然后通过公式计算得到的。请问,我的理

    2018-11-23 09:21

  • 锁相环二广义积分?

    本帖最后由 一骥绝尘 于 2017-10-11 09:38 编辑 最近在做锁相环(PLL)原理都看明白了,但是在用DSP编程的时候遇到问题,二广义积分模块最后有个积分环节,经过积分后得到两个

    2017-10-11 09:29