我用AD9883对视频进行A/D转换,VGA信号的帧频为75HZ,分辨率为800*600。我按照pll divider的计算公式算得分频系数为1056,VCO RANGE 和CHARGE PUNMP CURRENT的
2018-11-27 09:16
你好使用SIGMASTUDIO 中一阶滤波器低通和全通生成的数据和手册给出的公式是一样的,但高通的数据和手册给出的不一样,具体哪个是正确的呢,然后SIGMASTUDIO软件中二阶滤波器作为两个一
2019-02-15 15:01
我用AD9883对视频进行A/D转换,VGA信号的帧频为75HZ,分辨率为800*600。我按照pll divider的计算公式算得分频系数为1056,VCO RANGE 和CHARGE PUNMP CURRENT的
2024-01-02 06:42
硬件:c6678 // The System PLL governs the device (CorePac) operating speed. // // Each board designer
2018-06-21 02:45
我们现在要设计一个.18工艺下的频率合成器(四阶锁相环)。我现在想知道怎么去设计三阶LPF,我预计的方法是先用某种方法算得LPF各元件的初值,然后带入到ADS的PLL设计模板中进行交流分析,得到优化
2021-06-25 07:16
作者:Ken Gentile如参考文献中所描述,可采用标准过程来确定锁相环(PLL)中二阶环路滤波器的R0、C0 和CP 数值。它采用开环带宽(ω0)和相位裕量(ϕM)作为设计参数,并可扩展至三阶环路滤波器,从而确定
2019-07-23 06:37
我需要产生一组视频像素时钟--27 MHz,74.25,148.5 MHz,297 MHz,并且每个Clk速率从Clk切换到Clk / 1.001。在之前的项目中(Spartan 3- 限制
2019-07-23 14:02
如何用MathType7输入x的一阶导数?
2020-11-04 06:34
= 900 MHz,这个条件的意思是实际上这两个指标并没有实际测试,只是在上述测试条件下,测试出此时的输出2阶交调和3阶交调分量,然后通过公式计算得到的。请问,我的理
2018-11-23 09:21
本帖最后由 一骥绝尘 于 2017-10-11 09:38 编辑 最近在做锁相环(PLL)原理都看明白了,但是在用DSP编程的时候遇到问题,二阶广义积分模块最后有个积分环节,经过积分后得到两个
2017-10-11 09:29