小弟最近在调试DSP8335的 AD发现采样回来的数字量毛刺太大,峰峰值能达到96(移位后模拟量1.65V-数字量2048左右),DSP上电运行时测量AD口的电压(电网电压)还是比较好的,但是转换成
2018-10-08 17:02
`在网上买的DSP28335板子,是用5V转3.3V供电,但是测输出的时候毛刺特别多,而且峰值超过了后级芯片的最大输入电压,请问怎么抑制?谢谢!`
2019-01-15 20:13
如题,用28335做了一套60kW永磁同步电机(表贴式)控制器,采用id=0控制模式,发现相电流波形毛刺太大,下图1是送入AD引脚处的电流(交流耦合测试),图2是套在电机绕组上的传感器测出来的波形
2018-08-18 19:14
使用F28335模拟I2C时序读取惯导器件的数据时,发现在更改SDA的传输方向时,Gpio中数据寄存器会发生变化,导致SDA上有毛刺产生。
2018-12-14 13:53
ASIC 和基于处理器的系统的最大优势,它能够提供硬件定时的速度和稳定性,且无需类似自定制 ASIC 设计的巨额前期费用的大规模投入。但是和所有的数字电路一样,FPGA 电路中也存在毛刺问题。它的出现会
2023-11-02 17:22
在采集一组并行接口信号时,发现接收到的数据非常不稳定。用示波器测量几个用于同步的控制信号,发现时不时的有毛刺产生。因为这些数据最终都是要显示在液晶屏上的,当示波器同时测量两个同步信号时,液晶屏的显示
2019-06-04 05:00
本帖最后由 zhihuizhou 于 2012-2-10 09:53 编辑 毛刺问题是我们在PLD/FPGA设计中面临的最重要的挑战,只有深刻理解毛刺问题,才有可能真正掌握PLD/FPGA
2012-02-10 09:50
在测试AD9117时,用FPGA给DAC一个正弦波的数字信号,在输出端发现有脉冲毛刺出现,在示波器上有毛刺的余晖。在频谱上会有底噪抖动,我认为是毛刺造成,请问是否知道关于这个毛
2019-01-17 08:19
发生毛刺大的缘由剖析现在,国内外大型电机冲片主要是选用0.5mn威0.35mm的薄电工硅钢片冲制。在冲制进程中发生毛刺大的缘由,一般说来主要是以下几方面缘由构成的。(1)冲模空隙过大、过小或不均匀
2015-08-13 10:49
在FPGA的设计中,毛刺现象是长期困扰电子设计工程师的设计问题之一,是影响工程师设计效率和数字系统设计有效性和可靠性的主要因素。由于信号在FPGA的内部走线和通过逻辑单元时造成的延迟,在多路信号变化
2012-09-06 14:37