本帖最后由 一只耳朵怪 于 2018-5-29 14:25 编辑 我在CCS上写了一段代码,设置成debug模式后编译运行,profile下面显示使用8000多cycles而设置
2018-05-28 04:54
请问如何透过DSP系统模型建立和设定实现最佳模拟?
2021-04-23 06:35
介绍了DATA方法直接烧写原理,如何进行合适的COFF代码段设置,如何保存烧写数据DATA以及二级加载程序和在线烧写程序的相应设计。
2021-04-23 06:01
ZSP G4 DSP架构能否为无线通信提供最佳PPA设计?
2021-05-24 06:30
fpga传过来的中断隔一段时间dsp会漏一些。是怎么回事呢。是不是中断允许排队的个数太少还是哪儿需要进行设置啊
2018-06-30 14:43
DSP型号:TI的 TMS320VC5509A(DSP5509)ADC型号:TI 的 DAC904(14位,时序图如图) 时序很简单,但问题是需要15个GPIO口,而该
2015-03-30 19:02
DSP型号:TI的 TMS320VC5509A(DSP5509)ADC型号:TI 的 DAC904(14位,时序图如图) 时序很简单,但问题是需要15个GPIO口,而该
2015-03-30 19:00
DSP型号:TI的 TMS320VC5509A(DSP5509)ADC型号:TI 的 DAC904(14位,时序图如图) 时序很简单,但问题是需要15个GPIO口,而该
2015-03-30 19:03
DSP代码任务如下:1. 通过NMI 1ms中断执行一次,通过GPIO端口输出翻转方波;2. DSP时钟为300MHz,GPIO为75MHz;3. 代码运行时,通过示波器观察GPIO,一开始有一段
2020-03-25 08:36
在AD15中设置了ROOM区域,将其布线规则设置为width_ROOM=4mil,并将width_ROOM优先级设置为最高;将其他布线宽度
2016-03-16 11:03