• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • CRC和Checksum信号的区别 Checksum信号在CAPL中实现的方法

    相信大家在CAN Msg或者ETH PDU中经常会看到Checksum这种信号。提到Checksum,就必须要说明一下CRC校验,很多工程师会概念混淆,认为两者是同一个东西,实则它们有很大的区别。

    2022-10-14 13:17

  • 在IAR Embedded Workbench中计算多个地址区间的Checksum

    。但是在IDE里面的Linker > Checksum选项里面只能配置一个地址区间并且只能生成一个Checksum。如果有多个地址空间,那么IDE里面的Linker > Checksum选项没有办法满足需

    2024-01-05 12:33

  • 松下NPM贴片机使用DGS制作bad mark教程

    松下NPM贴片机使用DGS制作bad mark教程

    2024-01-23 09:48

  • FPGA开发之算法开发System Generator

    现在的FPGA算法的实现有下面几种方法: 1. Verilog/VHDL 语言的开发 ; 2. system Generator; 3. ImpulsC 编译器实现从 C代码到 HDL 语言; 4.

    2017-11-17 14:29

  • System generator如何与MATLAB进行匹配?

    system generator是xilinx公司的系统级建模工具,它是扩展mathworks公司的MATLAB下面的simulink平台,添加了XILINX FPGA专用的一些模块。加速简化了FPGA的DSP系统级硬件设计。

    2017-02-11 19:21

  • system generator入门笔记

    System Generator是Xilinx公司进行数字信号处理开发的一种设计工具,它通过将Xilinx开发的一些模块嵌入到Simulink的库中,可以在Simulink中进行定点仿真,可是设置

    2017-02-11 11:53

  • 基于System Generator的FPGA开发总结

    前一阵一直在忙,所以没有来得及写博文。弄完杂七杂八的事情,又继续FPGA的研究。使用Verilog HDL语言和原理图输入来完成FPGA设计的方法都试验过了,更高级的还有基于System Generator和基于EDK/Microblaze的方法。

    2017-02-11 03:10

  • Speos Sensor System(SSS)的使用指南

    本文是Speos Sensor System(SSS)的使用指南,这是一个强大的解决方案,用于camera sensor模拟结果的后处理。本文的目的是通过一个例子来理解如何正确使用SSS。当然本文描述的分析步骤适合任何案例。

    2023-12-03 09:49

  • bios与cmos区别是什么

    BIOS和CMOS的既相关又不同,BIOS中的系统设置程序是完成CMOS参数设置的手段;CMOS既是BIOS设置系统参数存放场所,又是BIOS设置系统参数的结果。

    2018-01-08 19:40

  • 什么是CMOS摄像机,背照式CMOS优缺点

    CMOS传感器的感光度一般在6到15Lux的范围内,CMOS传感器有固定比CCD传感器高10倍的噪音,固定的图案噪音始终停留在屏幕上好像那就是一个图案,因为CMOS传感器在10Lux以下基本没用,因此大量应用的所有摄

    2020-11-03 11:39