• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 最火爆的 高频PCB布线的设计与技巧

    的不期望的噪声信号称为串扰 (Crosstalk)。PCB板层的参数、信号线的间距、驱动端和接收端的电气特性以及信号线端接方式对串扰都有一定的影响。所以为了减少

    2015-01-05 14:26

  • PCB设计中的时钟线和布线规则

    一、时钟线要求 (1)时钟驱动器布局在PCB中心而非电路板外围,布局尽量靠近,走线圆滑、短,非直角、非T形,布线可选4~

    2019-05-21 09:34

  • 高频电路布线在PCB设计中要注意的技巧

    。由于高频信号沿着传输线是以电磁波的形式传输的,信号线会起到天线的作用,电磁场的能量会在传输线的周围发射,信号之间由于电磁场的相互耦合而产生的不期望的

    2015-05-18 17:36

  • 【转】高速PCB设计中的高频电路布线技巧

    ,并有效地降低寄生电感和缩短信号的传输长度,同时还能大幅度地降低信号的交叉干扰等,所有这些方法都对高频电路的可靠性有利。同种材料时,四层板要比双面板的噪声低20dB.但是,同时也存在一个问题,PCB半层数

    2017-01-20 11:44

  • pcb蛇形走线

    CB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外

    2019-05-22 02:48

  • PCB设计中的电源噪声的分析及对策

    由***扰电路形成的环路和公共参考面上引起的共模电压而造成的干扰,其值要视电场和磁场的相对的强弱来定。在高频PCB板中,较重要的一类干扰便是电源噪声。通过对高频

    2019-05-22 06:05

  • PCB小知识 8 】 时钟

    并且要有良好的地层,而不是靠近I/O接口处。不可将时钟产生电路做成子卡或者子板的形式,必须做在单独的时钟板上或者承载板上。如下图所示,绿色框中部分下一层最好不要走线PCB

    2015-12-20 19:27

  • 时钟线数据线地址线为什么串联电阻

    ,可改善匹配情况,以减少反射,避免振荡等。第二是可以减少信号边沿的陡峭程度,从而减少高频噪声以及过冲等。因为串联的电阻,跟信号线的分布电容以及负载的输入 电容等形成一个RC 电路,这样就会降低信号边沿

    2019-05-29 06:26

  • 高频高速PCB设计之实用大全(转载分享)

    两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。一般以前者 side-by-side(并排, 并肩) 实现的方式较多。5、对于只有一个输出端的

    2017-01-20 10:29

  • 高速数字PCB板的等线设计思路

    PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较

    2019-05-21 07:14