采用的高速AD:PXIe-5114 PXI示波器,高速DA:PXIe-5413 PXI波形发生器,跪求实现高速DA采样和AD的例程。
2018-08-21 16:19
高速、超宽带信号采集技术在雷达、天文和气象等领域应用广泛。高采样率需要高速的模/数转换器(ADC)。目前市场上单片高速ADC的价格昂贵,分辨率较低,且采用单片超
2019-11-08 06:34
怎么实现高速采样保持电路的设计?
2021-10-11 07:42
速度和精确度。近年来,随着超宽带技术的不断发展,接收信号的带宽宽,变化快,给采样系统提出了更高的要求。也要求有高速的采样保持电路为AD芯片做采样前的信号处理,做到尽可能
2021-07-27 06:12
外部高速ADC,PWM输出做时钟驱动,GPIO端口做数据接口,DMA读取到内部RAM,可以做到30M的采样速度吗,新唐M4的IO口的读取速度有那么高吗
2023-06-26 06:26
关于AD选型过程中,看到ADI出了一些针对直接射频采样的高速宽带ADC和DAC,比如AD9625和AD9144,最大采样率可以支持2.5GSPS和2.8GSPS. 我一直有个观点,就是SDR的一个
2018-10-10 14:28
在用高速AD采样时当采样开始后发现输入信号质量恶化,感觉应该是采样时钟的影响,请问怎样隔离
2025-02-14 08:09
想请问大家: 我拟采用500Msps以上采样率,JESD204B接口的ADC芯片构建2通道以上的一个多通道高速数据采集系统。为使讨论问题具体,简单,明确。现假设有一系统是4个采样率500Msps
2018-07-24 10:45
您好:我在选型高速ADC时,发现datasheet上标注了采样率范围,给出最小值典型值和最大值。比如AD9208,输入时钟最高6GHz,采样率三值分别为2500,3000,3100MSPS。请问
2018-07-30 08:53
的理解,在低速,标准晶振的状态下,AD可以抑制工频干扰。目前的需求是要把采样速度比低速时提高2到4倍倍左右,应该怎样选择晶振能使得AD在高速采样时也可以具有抑制工频的能力,或者选择低速
2025-02-14 08:15