布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,
2019-07-01 15:24
在高速的PCB设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果
2019-03-15 14:05
解决。 高速信号走线屏蔽规则 如上图所示:在高速的PCB设计中,时钟等关键的高速
2023-05-22 09:15
在高速的PCB设计中,时钟等关键的高速信号线,走需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都是会造成EMI的泄漏。
2019-12-16 14:52
布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,
2018-04-14 11:06
很多人对于PCB走线的参考平面感到迷惑,经常有人问:对于内层走线,如果走
2018-03-08 17:18
现在但凡打开SoC原厂的PCB Layout Guide,都会提及到高速信号的走线的拐角角度问题,都会说高速信号不要以直
2023-04-03 16:29
每次串行数据速率提高,其都会暴露出掩盖在低速下的问题。许多这些问题是因为PCB走线、过孔和连接器中发生损耗引起的信号完整性下降而造成的。
2018-07-27 11:03
布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,
2019-02-05 08:49
本期跟大家分享的是,为什么在PCB layout时不能走直角线?
2023-11-20 18:24