• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 高速PCB设计中的阻抗匹配

    阻抗匹配阻抗匹配是指在能量传输时,要求负载阻抗要和传输线的特征阻抗相等,此时的传输不会产生反射,这表明所有能量都被负载吸收了。反之则在传输中有能量损失。在

    2019-05-31 08:12

  • 高速pcb设计中,阻抗失配

    高速pcb设计中,经常听到要求阻抗匹配。而设计中导致阻抗不匹配的原因有哪些呢?一般又对应着怎么的解决方案?欢迎大家来讨论

    2014-10-24 13:50

  • 详解高速PCB设计中的阻抗匹配

    阻抗PCB导线所在的板层、PCB所用的材质(介电常数)、走线宽度、导线与平面的距离等因素有关,与走线长度无关。特征阻抗可以使用软件计算。

    2014-12-01 10:38

  • 高频高速PCB设计中的阻抗匹配,你了解多少?

    挑战。 在高速PCB设计中,阻抗匹配显得尤为重要,为减少在高速信号传输过程中的反射现象,必须在信号源、接收端以及传输线上保持阻抗

    2023-05-26 11:30

  • PCB stack设计的特征阻抗

    高速数字电路设计流程中,第一步需要做的就是根据系统的复杂程度,成本因素等相关方面决定印制电路板(PCB)的叠层结构(Stack),而在PCB stack设计的过程中,

    2019-05-23 07:13

  • 如何解决PCB技术在高速设计中的特性阻抗问题?

    问题:如何解决PCB技术在高速设计中的特性阻抗问题?

    2019-09-06 09:48

  • 基于信号完整性分析的高速数字PCB的设计方法

    高速数字系统中,传输延迟主要取决于导线的长度和导线周围介质的介电常数。   另外,当PCB板上导线(高速数字系统中称为传

    2008-06-14 09:14

  • 基于信号完整性分析的高速数字PCB板的设计开发

    高速数字系统中,传输延迟主要取决于导线的长度和导线周围介质的介电常数。   另外,当PCB板上导线(高速数字系统中称为传

    2018-08-29 16:28

  • PCB上常用50Ω阻抗的主要原因

      PCB上常用50Ω阻抗主要是因为其在高速信号传输中的匹能当信号通过PCB中的传输线时,各部分之间会出现阻抗不匹配,如

    2023-04-14 16:41

  • 最全高速pcb设计指南

    的影响  传输线极其相关设计准则  串扰(crosstalk)极其消除  电磁干扰高速电路设计技术阻抗匹配是指负载阻抗与激励源内部阻抗互相适配,并且得到最大功率输出的一

    2018-12-11 19:48