本帖最后由 松山归人 于 2021-4-14 17:11 编辑 详情见附件。高压PCB设计:如何把控爬电距离和间隙距离?当我是本科生时,我做了很多电化学蚀刻。我把
2021-04-14 16:18
PCB设计中有诸多需要考虑到安全间距的地方。在此,暂且归为两类:一类为电气相关安全间距,一类为非电气相关安全间距。 电气相关安全
2020-08-07 07:41
成正比,差分线间距越大,阻抗就越大。5、电气的爬电距离在高压开关电源PCB设计中比较重要的是电气间隙和爬电距离,如果电气
2022-12-15 16:21
,随着电压的提高,极间距离也要求更高,不能简单地成倍扩充距离。比如将三只高压陶瓷电容器串联成一个100KV的电容器模组,通上100KV的电压后,因为场强的影响,最终可能导致靠近
2016-01-26 15:04
简单地说,从PCB板厂拿到各层的Thickness参数(或许介电常数也可以提供)后,利用Si9000设定好差分阻抗100Ω,计算出合适的差分线宽和线间距。
2019-06-04 06:17
Altium Designer 18 PCB布线时网络间距边界的打开与关闭如图,在PCB布线时,软件可以显示网络的间距边界。那么如何打开该边界线呢?方法:打开优选项,在
2019-07-10 07:26
本帖最后由 gk320830 于 2015-3-4 13:24 编辑 PCB安全距离详解
2014-12-13 18:36
一、引言随着电路设计高速高密的发展趋势,QFN封装已经有0.5mm pitch甚至更小pitch的应用。由小间距QFN封装的器件引入的PCB走线扇出区域的串扰问题也随着传输速率的升高而越来越突出
2022-11-21 06:14
这是贴片类元器件的布局摆放间距要求,这个间距主要是考虑到良率 和机器的精度能力。 主要考虑以下几点:1) 贴片类元器件之间的布局摆放间距2) 钢网开口所需的空间3) 检查维修的需要4) 机器能识别
2018-10-06 10:04
如下图,在Altium Designer 10中画PCB图,放置了一个“多边形平面”的覆铜,我想知道,怎样增大走线和覆铜之间的空隙?
2019-07-18 06:03