1、请问CC8530允许的频偏是多少?自己做了块板,用频谱测试发现偏了80多kHz。官方的偏8k多。都是加CC2591功放。2、引起这么大频偏可能的原因有哪些呢,以及如何修正?,我现在想到的有可能是晶振问题
2019-09-12 06:55
发射功率和频偏都是性能优化过程中比较重要的参数,不支持驱动直接修改。都是在firmware文件中设置的,都是经过大量测试才定的。所以一般不建议客户自己修改,以避免引起性能问题。客户在做吞吐性能优化过程中问到:如何查看和修改xr829的发射功率和频偏?
2021-12-29 06:24
AD9361设置的Rx RF PLL有频偏,比如设置中心频率是5770MHz,测出来的中心频率是对的,但是设置中心频率为5771MHz,测出来的中心频率为5741MHz
2019-07-31 18:03
使用PHY6220进行开发,产测如何进行频偏校准?
2021-10-14 20:19
我们现在有一款产品用的nrf52832,因为要在日本卖,正在做telec认证,结果是频偏fail,如下图:查了一下,低频时钟我们用的外部32.768kHz的晶振,精度是12.5PPM,按说不应该出现这个问题,求助各位大神这是什么问题,该怎么解决?
2017-09-04 14:52
本帖最后由 一只耳朵怪 于 2018-6-6 16:29 编辑 频偏对射频有什么影响?
2018-06-06 04:58
使用IIC 将导出的寄存器配置文件写入后 使用24M TCXO(频偏不大于1ppm)作为输入,APLL1用来产生100M,APLL2用来产生96M,禁止DPLL,两个APLL都是Free-run
2024-11-08 12:10
。 芯片内部时钟频偏这么大是正常的吗?没用外部晶振,担心其他设备后续也会出现内部振荡器频偏问题。 查看芯片手册内部振荡器受温度和电压影响大,设备出故障之前一直在室内库房存放了一年,取出来就发现故障了,会是什么外界原因引发频偏
2024-03-28 07:20
LCR-TDD系统初始频偏估计算法对比分析哪个好?
2021-06-02 06:14
根据链接 https://docs.espressif.com/projects/esp ... ml#cmd-lap,可以使用 AT+CWLAP 指令获取频偏,而实际测试过程中发现获取到的均为
2024-06-27 06:26