硬件:c6678 // The System PLL governs the device (CorePac) operating speed. // // Each board designer
2018-06-21 02:45
为什么 我把三个程序:流水灯,16进制计数器,8*8点阵顶层设计在一起,流水灯亮的方式就变了呢。单个程序是依次亮,然后全亮,再依次灭,现在就三个灯亮,还有一个是常亮不灭的,求打神指导。实在不知道哪里出错了。
2013-11-21 21:41
请问各位大神,如图这两颗器件明明在底层,但是双击显示的确是顶层。当我把他改成底层后,又显示在顶层了。请问怎么回事?怎么改?
2014-08-31 20:11
DDS允许您改变DDS公式,使分母不再局限于2的幂。任何PLL在频率分辨率上都不及P-MOD DDS(如AD9913、AD9914、AD9915、AD9164)。我认为这是它的固有特性。我想我会在未来
2019-01-18 13:19
改变DDS公式,使分母不再局限于2的幂。任何PLL在频率分辨率上都不及P-MOD DDS(如AD9913、AD9914、AD9915、AD9164)。我认为这是它的固有特性。我想我会在未来撰写更多
2018-10-11 11:15
AD中怎么删除顶层或者底层,只保留底层或者顶层的丝印。导出PDF便于焊接元器件
2019-09-30 16:20
什么是PLL? PLL有什么作用?
2021-06-18 07:03
特权老师,您好,关于时序分析-寻找PLL相移值,有些问题想请教您:疑问一:在您的《特权和你一起学NIOS II》书中,第五章,5.4 三部曲-时序报告,5.4.1 寻找PLL相移值,第102页,书中
2013-10-22 22:26
我用AD9883对视频进行A/D转换,VGA信号的帧频为75HZ,分辨率为800*600。我按照pll divider的计算公式算得分频系数为1056,VCO RANGE 和CHARGE PUNMP CURRENT的值也按参考的值写入。但是发现得到的HSOUT和D
2018-11-27 09:16
同一条信号线从顶层经过孔到底层,假如该信号线顶层和顶层是垂直的(垂直点就是过孔点),那这算不算是90°走线,是不是需要避免这种直接垂直的情况?还是应该先放置过孔,过孔走一段距离后再45°折角比较好?最佳的处理走线方式
2019-05-28 05:35