功耗作为芯片设计的关键参数,贯穿整个IC芯片设计处理过程,甚至会影响时序与芯片的运行。我们IC芯片设计师整理了一套有效
2017-06-29 16:46
从当前嵌入式消费电子产品来看,媒体处理与无线通信、3D游戏逐渐融合,其强大的功能带来了芯片处理能力的增加,在复杂的移动应用环境中,功耗正在大幅度增加。比如手机,用户往往希望待机时间、听音乐时间,以及看MPEG4时间能更长。在这样的背景下,如何
2019-08-28 08:27
描述TIDA-00675可使用负载开关动态开启/关闭负载,从而降低功耗。设计指南说明了开关频率、占空比和放电电阻的使用如何影响功耗。特性通过动态开启/关闭负载来
2022-09-20 07:17
高低电平翻转跳变沿期间,电流很大,存在较大功耗,所以,降低硬件电路功耗主要是降低电路动态
2020-07-08 15:52
,两者基本正相关。当然,通过优化设计以降低逻辑门总数和对应的面积来减少等效电容。(4)降低系统的电压动态功耗与电压有平方的关系,
2022-06-09 18:06
,允许采用动态电压和频率调节技术来降低系统整体实际功耗。提供可选择的1.2V和1.5V的I/O和核电压,以方便用户平衡设计的性能和功耗之间的关系。IGLOO的时钟结构可
2020-05-13 08:00
易失性FPGA的电源特性是什么?如何在进行板级设计时,降低系统的静态与动态功耗?
2021-04-08 06:47
ZED 和ZC,在组网正常的情况下,ZED可以进入低功耗模式,电流在uA级别。CC2530芯片当关闭ZC后,ZED会持续的进行网络发现,无法进入低功耗模式。电流达28mA;求教TI工程师,如何
2020-08-07 07:03
引言针对中心机房功耗越来越大的问题,某些电信运营商制定了采购设备功耗每年降低20%的目标。半导体是功耗问题的关键所在,其解决方法
2019-07-31 07:13
FPGA的功耗高度依赖于用户的设计,没有哪种单一的方法能够实现这种功耗的降低,如同其它多数事物一样,降低功耗的设计就是一
2019-08-15 08:28