• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 颠覆按键传统,隔空手势感应强势问世

    `颠覆按键传统,隔空手势感应强势问世!`

    2018-11-27 15:19

  • 通用充电器将于2011年初问世

    欧洲委员会日前宣布,兼容各品牌手机的通用充电器将于2011年初问世。继2009年6月全球14家主要的手机生产商同意使用这种通用充电器后,欧洲委员会已向各个充电器生产商发去了详细的新的连接标准。这种

    2011-01-17 14:20

  • 新型分子传感器“隐形墨水”问世 通信更安全

    `新型分子传感器“隐形墨水”问世 通信更安全 3日发表在英国《自然—通讯》期刊上的一篇化学论文,描述了一种新的分子传感器,它可以利用不同化学物质的属性加密和解码书面信息。 新型分子传感器“隐形墨水

    2016-05-04 18:08

  • 新型分子传感器“隐形墨水”问世 通信更安全

    ` 新型分子传感器“隐形墨水”问世 通信更安全 3日发表在英国《自然—通讯》期刊上的一篇化学论文,描述了一种新的分子传感器,它可以利用不同化学物质的属性加密和解码书面信息。 新型分子传感器“隐形墨水

    2016-05-04 18:05

  • 全新WiFi技术问世 更适合智能家庭和物联网

    产品,但是首批HaLow产品问世的时间可能会更早一点。这种新WiFi技术可以弥补以前的WiFi技术在与蓝牙对比时的短板,它可以被应用到健身追踪器、家庭感应器、安保摄像头或其他家庭设备中。现在,很多设备

    2016-01-05 12:13

  • 华德利科技新品问世—CTHE-600A型回路电阻测试仪

    串行口对设备内的数据进行管理,实现无纸化办公。 CTHE-600A型回路电阻测试仪是华德利科技悉心研究和来自众多实用华德利产品的客户反馈的成果,希望华德利科技能用更多更好的作品问世,更好的服务于电力系统。 `

    2013-10-24 13:29

  • 终于等到你!华为正式宣布,搭载鸿蒙2.0系统的手机将问世

    自从华为曝出要研发属于自己的系统开始,世人就充满了期待,而就在一年前被命名为鸿蒙的操作系统正式问世,然而鸿蒙系统的研发之路并没有那么的顺利,大家都期待着能够用上鸿蒙操作系统的华为手机,但是让人意

    2020-09-03 11:07

  • 新一代CUT75系列PCB基板式开关电源问世

      导读:日前,TDK公司宣布推出新一代PCB基板式开关电源--CUT75系列产品。CUT75系列新品是伴随着市场对更轻薄、更高效率,更高性价比的三路输出开关电源的需求而问世,为客户系统的小型化

    2018-09-27 15:24

  • 终于等到你!华为正式宣布,搭载鸿蒙2.0系统的手机即将问世

    `自从华为曝出要研发属于自己的系统开始,世人就充满了期待,而就在一年前被命名为鸿蒙的操作系统正式问世,然而鸿蒙系统的研发之路并没有那么的顺利,大家都期待着能够用上鸿蒙操作系统的华为手机,但是让人意

    2020-09-04 10:00

  • 请问GTX TXCLKOUT没有问世

    大家好,我试图在我自己的基于Kintex 7(XC7K325t-ffg900-1)的FPGA平台上使用GTX收发器来启动XAUI应用程序。为了生成GTX核心,我使用了Core Generator XILINX应用程序,7系列FPGA收发器向导(2.5版)。核心配置如下: - 协议:XAUI - TX / RX线路速率= 3.125Gbps - TX / RX参考时钟= 125MHz - GTX_X0Y0的QPLL - TX / RX时钟源= REFCLK0 Q0 - RX / RX外部数据宽度= 20位。 - 编码/解码OFF - TX / RX内部数据宽度= 20位 - TX / RX缓冲器开启。 - TXUSRCLK和RXUSRCLK Source = TXOUTCLK - TXUSRCLK,TXUSRCLK2,RXUSRCLK和RXUSRCLK2 = 156.25MHz - 逗号检测OFF - 通道绑定关闭 - 时钟校正开生成核心后,我使用Coregen提供的自己的示例设计作为项目,使用Chipscope Analyzer和物理LED生成用于板载测试的位文件,并对我的FPGA平台进行一些修改。问题是GTXE2_CHANNEL不会在Chipscope和物理LED上生成信号TXOUTCLKtested,尽管已经检查了以下问题: - 已正确测量物理差分参考时钟(125MHz)的幅度和频率。 - 正确地在Chipscope中监视FPGA内部IBUFDS_GTE2之后的单个参考时钟。 - QPLL锁定被置为高电平。 - TXOUTCLKFABRIC具有125MHz时钟信号。 - TXOUTCLKPCS没有125MHz时钟信号。 - GTXE2_CHANNEL属性: + TX_XCLK_SEL =“TXOUT” + TXSYSCLKSEL =“11” + TXOUTCLKSEL =“010” + TXDLYBYPASS = 1 - GTXE2_COMMON属性: + QPLL_FBDIV = 10'b0101110000 + QPLL_FBDIV_RATIO = 1 + QPLL_REFCLK_DIV = 2非常感谢您的帮助。马丁。

    2020-07-19 09:01