1,在单极性运放PCB铺铜设计时,思路:bottom layer 铺铜(电源地),TOP layer铺铜(信号地),信号地与电源地通过0欧姆电阻或者磁珠单点连接。这种思路合理吗? 2,电源一般需要铺铜吗? 3,
2024-08-16 08:12
顶层和底层连接,这样,轻微的改动就可以测试新的设计。你甚至可以为反馈元件布局,将走线连接到特定节点,这样可以很容易地切断。 另一种可以完全避免以上问题的方法是选择一颗版本合适的运放(单
2018-09-20 14:59
完全避免以上问题的方法是选择一颗版本合适的运放(单运放,双运放和四
2018-09-21 15:35
上图中,是358双运放的应用电路,想请教一下,1.在进行PCB绘图过程中,假如输入端IN离运放较远,那么图中左边方框里的
2019-03-20 06:35
`像这样我在原理图画一个5532的双运放 然后生成PCB怎么到了PCB这就成了两个5532了呢 ?`
2017-04-23 00:57
什么叫做“未使用的运放”?是指在芯片储藏箱或防静电袋中的运放?
2021-04-06 07:08
一个拇指大小的运放电路,4层PCB,双运放,约放大10000倍。因为添加屏蔽罩不方便,那么怎么设计PCB可以提高这个
2014-12-10 12:38
的积分电容由低阻抗的运放驱动,这种连接不容易受到外部干扰的影响。在这个电路中,反向输入端显然是敏感节点,因此带条纹的一端应该连接到运放的输出侧。 图2b所示电路的
2018-09-21 15:28
薄膜电容一端的条纹代表什么?PCB布局需要考虑哪些问题?
2021-04-09 06:22
MCU时钟往往外接晶振、电容,有的会并一个1M电阻,PCB布局时怎么布局好?MCU出来是先晶振后电容好还是先电容后晶振好?还有1M的电阻放那个位置比较好?布线应该注意什
2019-09-29 03:47