我正在构建一个将使用176个QFP版本的DA.板,并不是非常理想地绕过IMO,有人对这些问题有什么建议吗?理想情况下,我希望所有的帽子都在IC旁边。如果微芯片能为BGA启动器套件提供GER或PDF
2019-03-14 17:53
HI, 我用的rfWsnNode进行开发的,我现在发现一个问题,我预定义里面定义CCFG_FORCE_VDDR_HH=1,发射功率设置为14,然后将EasyLink_transmit改成EasyLink_transmitCCAAsync进行数据发送时,发射电流会变的很大,大概有25ma左右,这是为什么? 谢谢!
2018-06-24 01:56
问题描述:自己做的板子,引出了VDDR,GND,RESET,JTAG_TMS,JTAG_TCK,这五个口做为程序下载及仿真口,如图1所示: 图1 下载测试点 芯片用的是CC2640-7*7封装
2019-10-12 10:20
你好。我不知道S参数模型(。S1P。S2P文件)的cy8c4248lqi-bl583可用?我想描述线性芯片的性能和噪声性能。有人做过这样的分析吗?价值观是什么,IP1dB芯片的信噪比,IIP3,标称
2018-09-28 15:45
CC2640下载之后芯片跑不起来,什么原因?我们做了个案子,采用CC2640 4*4封装,VDDS1.95V,VDDR采用内部LDO模式(不是DCDC模式)。现在板子贴回来了,用
2016-03-11 11:33
我使用CY8C4247LQI-BL43芯片(同一套)为我的独立项目。我通过眨眼、SPI、UART、I2C、项目和所有的工作进行测试,但是“BLE项目不工作”。我从工具箱中找到例子注意。我
2019-10-23 06:00
仿真,功能正常,但烧录后,程序不运行,测量VDDR = 1.7V左右,与接仿真器时一样接仿真器时,晶振可以起振,用示波器可以观测到24M晶振的波形。但去掉仿真器后,不能起振,因为起振也是需要复位后执行
2016-04-06 15:21
和 VDDR 通过 2 x 330OHM @ 100MHz 磁珠连接至 3V3 和 100nf/10uf 但我什么也没得到? 也许 CYBLE-202007-01 有一个放大器,但它没有被设置为
2024-07-26 08:31
3.6V。电压调节器(LDO)为 VDD 域和 VDDR 域供电,VDDR 电压调压器(RLDO)在掉电模式时为 VDDR 域供电。芯片通过功耗控制逻辑(PWC)提供
2022-03-29 12:45
我设计了一个PSO4247BLE板,我没有找到任何信息如何连接所有不同的VDD(见附件中的我的示意图)。我的意思是,在我的SHCI中,我把VDDR、VDDA、VDDIO和VDDD分开了,但是我应该
2019-10-29 09:42