ECO导入详解
2012-08-20 15:13
PADS----ECO问题,如图 ,是什么原因造成的呢?请教下大家,知道的说声,谢谢
2019-03-08 11:30
你好V6 FPGA可以ECO功能吗?例如:输入时钟添加逆变器?以上来自于谷歌翻译以下为原文Hi V6 FPGA can ECO function? e.g: input clock add inverter?
2018-11-13 14:20
大家好,我对使用ECO有疑问。我想将R的引脚连接到GND,但是如何创建这种网络如下图所示。谢谢。以上来自于谷歌翻译以下为原文Hi All, I have a question about using
2018-11-12 14:35
这是之前设计的一款板,在调试中发现有些问题,所以硬件电路有点改动。同时打开原理图和PCB文件,在原理图中已经把所有需要改动的地方全部改好了,然后选择同步,在ECO TO PCB时,也会像之前一样产生
2012-12-11 19:12
PADS9.5-Compare-eco应用方法
2014-11-05 23:10
allegro的原理图与PCB的双向ECO工程更改如何实现
2013-07-30 19:49
我使用TPS54331模块,但是模块在负载为30mA时转换效率只有50%左右,与datasheet中不符,量测Vcomp脚,为0.58V左右,是否是没有进入ECO模式,所以转换效率不高,怎么才能进入ECO模式??
2019-04-24 14:45
以下是关于AN5439关于外部晶体振荡器的摘录:如果没有使用MHz或KHz ECO,ECO引脚上的外部时钟信号可以使用KHz或MHz的晶体输入引脚将外部时钟信号路由到ECO时钟网络上。这允许使用这些
2019-07-17 14:14
differences detected can be resolved by an automatically generated ECO.Continue and create ECO?比较文档原理图
2020-03-15 10:05