• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • DLPC3478 LED_SEL_0和LED_SEL_0无输出是什么原因导致的?

    DLPC3478+3005+3010方案,初始化完成后LED_SEL_0和LED_SEL_0无输出 HOST_IRQ已拉低,软件也显示连接成功。单击投图时光机不亮(DMD的VRST、VBIAS

    2025-02-20 08:28

  • P1SEL 和 P1SEL2 有什么区别啊?

    P1SEL 和 P1SEL2 有什么区别啊?

    2013-03-18 12:12

  • OKA40I核心板JTAG-SEL引脚还有什么接法

    OKA40I的核心板原理图,开发板资料里未提供,有个事想问清楚,T3的K7,JTAG-SEL引脚是悬空的、接地的,还是另外有什么接法的,本人需要用这个芯片的JTAG调试。能告诉我电阻标号吗?我已改了Boot0,已确认JTAG引脚配置在PB14-PB17, 但是JT

    2022-01-04 07:50

  • 请问LMX2594 PFD_DLY_SEL寄存器的作用是什么?

    PFD_DLY_SEL寄存器的作用是什么?手册只写如何设置并没有解释功能。 假设我们设置MASH_ORDER=3,PFD_DLY_SEL为3。 当设置输出频率变化时,根据表2,如果fvco

    2024-11-12 08:27

  • 如何知道RX_CM_SEL的正确值?

    我使用V7-GTH用于所有三种速度的SATA(1.5G,3G,6G)问题-1:如何知道RX_CM_SEL的正确值?我有AC耦合Rx。 UG称交流耦合高于800mv(可能值800mv - 1100mv

    2020-07-29 09:07

  • ADS1292的CLK_SEL引脚在数据表标示上是输入引脚

    请教,ADS1292的CLK_SEL引脚在数据表标示上是输入引脚,我的理解是用来让控制器选择内部时钟或外部时钟;但为何在ads1292ECG_EF上,CLK_SEL引脚是输出连结至MSP430?如下圖谢谢!

    2019-06-06 08:03

  • 关于GD32VF103 cfg文件JTAG_SEL IO控制的困惑求解

    OUTPUTTDO设置为OUTPUT 问题2描述 上图中还有两个信号 nSRET 和 JTAG_SEL,用了两个参数 -oe 和 -data 我的理解他的意思是直接连接JTAG 控制芯片,信号由JTAG芯片

    2024-01-10 08:28

  • 参数RX_CM_SEL和RX_CM_TRIM之间的关系是什么?

    .DC耦合情况:终端电压应为900 mv或更高。UG476的第170页 - rx终端由RX_CM_SEL [1:0]& RX_CM_TRIM [3:0]。GT Wiz生成RX_CM_TRIM

    2020-07-29 06:47

  • 430P1SEL寄存器的功能

    新手学单片机,不知道P1SEL 寄存器有何功能?只是区别外围模块的功能管脚与一般I/O口吗?是不是说置1之后就不能当一般I/O口用了?求大神解惑{:1:}

    2014-05-01 10:53

  • vhdl语言与flash芯片读写

    我想把一个正弦波的数据点集先写入flash芯片(现在开发板上是JS28F320J3D75芯片),然后读取出来,新手不知该如何下手,我用的vhdl语言,有没有做过的?求大神们指点。。。

    2015-11-03 14:53