我想走5000M,5K W .走4平的线。大概能走多远?我要是想走的更远应该加什么设备呢?谢谢!
2019-10-25 08:28
一博高速先生成员:黄刚相比于一块PCB的载板,芯片封装基板的大小放在PCB板里面,可能只占其中的一小部分,然后去对比在封装基板上的走线和在PCB板上的走
2023-04-07 16:48
,部分有开发实力的主板厂商,就在北桥芯片的安排布局上采用旋转45度的巧妙设计,不但缩短了北桥芯片与CPU、内存插槽及AGP插槽之间的走线长度,而且更能使时钟线等长。2、
2018-08-30 10:14
,就在北桥芯片的安排布局上采用旋转45度的巧妙设计,不但缩短了北桥芯片与CPU、内存插槽及AGP插槽之间的走线长度,而且更能使时钟线等长。 2、蛇行走
2018-11-23 11:14
在AD中运用脚本文件可以进行圆形螺旋走线,那么,如果要进行矩形走线,脚本文件应如何编写?
2016-10-04 19:58
pcb走线为什么直接连不到芯片引脚上呢?
2023-04-10 16:29
。一个内层全部是整个地层。 DC/DC转换器放置10uH的功率的电感在DC/DC的输出SW脚,并尽可能的靠近SW脚。并且尽可能的走线最少是0.6mm.一个好的建议是把DC/DC芯片跟功率电感尽可能
2023-04-13 16:09
蛇形线是Layout中经常使用的一类走线方式。其主要目的就是为了调节延时,满足系统时序设计要求。设计者首先要有这样的认识:蛇形线会破坏信号质量,改变传输延时,布线时要尽
2012-12-18 12:12
如题,MARK点在BOTTOM 层,在MARK点上方的TOP 层能走线吗?file:///C:/Users/MagicYang/AppData/Local/YNote/data
2019-06-11 02:26
走线,只要S足够大,就几乎能完全避免相互的耦合效应。2、减小耦合长度Lp,当两倍的Lp延时接近或超过信号上升时间时,产生的串扰将达到饱和。 3、带状线(Strip-Li
2013-11-13 21:42