` 本帖最后由 wforest6810 于 2012-9-14 17:21 编辑 我的基板(PCB)上有两颗芯片,基板厚度是0.5mm,长x宽为8mm x 9mm(以后会有尺寸的改变,将会缩小到
2012-09-14 17:18
`大家好,想听听大家如何看待如何避免晶振的谐波辐射问题(晶振布局位置、芯片供电电压、电缆长度)?`
2015-08-22 23:41
请教: 我们有一款server产品,做辐射发射时超标,主要是125MHz的倍频点。板内用到千兆phy芯片,对外接口出2个千兆网口,两个u***口,一个串口
2009-01-14 18:41
我自己设计的电路需要选择抗辐射特性和电磁兼容特性很好的芯片,但是在芯片选型的选型的时候,芯片手册上没有给出这两个特性,我该怎么去查找某个
2019-02-25 11:46
选用大规模集成电路,采用表面安装工艺制造的芯片,不使用安装座等;另一方面,在线路板布线时,尽量控制信号回路的面积。 最常用共模辐射预测公式为 E=1.26ILf/D (2-17) 同理可知,只要
2018-09-03 11:06
辐射干扰问题。通过合适的PCB布局和其他方法的设计,此产品可以满足在非屏蔽应用环境下的EN55032的classA类辐射标准。下面介绍几种抑制辐射的方法。本文仅仅从电路上总结抑制
2022-06-21 09:52
设备不可或缺的一部分。不仅手机有蓝牙功能,智能可穿戴、智能家居小家电、消费电子产品等应用也多是蓝牙设备。不过,随着这些设备使用频率的提升,安全问题也随之而来,很多小伙伴不免会产生质疑,那就是蓝牙设备是否有辐射
2017-11-22 16:19
一般说明:下列各条是测量试验箱壁辐射系数较通用的方法,适用于试验AT和试验B,值得注意的是,对于某些材料和工艺措施,其辐射系数将随温度而有很大变化,所以,测量辐射系数时必须在适合的温度范围内进行
2013-07-18 11:52
点在-90dbm左右。前期做了大量的实验,具体如下:1.1. 辐射怀疑对象30M时钟芯片。时钟芯片初期为最大怀疑对象,后就时钟芯片单独供电后测试,不存在上述
2018-11-13 15:09
上一篇博客,介绍了辐射效应的基础知识(请移步【ADI 工程师博客】细说辐射效应(连载1)查看),今天我们谈谈总电离辐射剂量 (TID) 效应。由于测试过程相对简单,因此评估起来要简单一些。当然,我说
2018-10-30 14:42