我想问一下元器件下面的走线问题,就是什么时候元器件下面是可以走
2013-11-18 21:40
放置阵列过孔时,下面明明有走线,为什么还可以放置?
2019-07-30 05:35
电感的干扰,提升信号质量,但比较好奇,如果下方不进行挖空,会对信号(千兆网)有什么影响?有没有人亲身实践过?另外如果不挖空,在内层走线是否可以?
2019-02-16 18:15
下面从直角走线、差分走线、蛇形线三个方面来阐述PCB LAYOUT的走
2021-03-17 07:25
的一大分别。但是,普通消费者如何才能分辩出一块主板设计得好坏与否呢?下面,笔者就为大家简单分析一下,使大家在选购主板时有更全面的参考依据。 一、解读主板的走线设计 1、时钟
2018-11-23 11:14
`内层的地层与电源层可以走线吗理论上地层与电源层相邻的面积越完整越近高频的阻抗越 低,实务上当外层(top and bottom side)的高速走
2014-02-19 18:23
在pcb的设计过程中,元器件的布局和走线的调整是非常重要的一个步骤。恰当的布局可以简化布线的难度,更重要的是可以提高PCB的电气性能,减少EMC,EMI。
2019-10-17 04:37
在AD中运用脚本文件可以进行圆形螺旋走线,那么,如果要进行矩形走线,脚本文件应如何编写?
2016-10-04 19:58
走线的时候安全间距设置好4mil,但是走线的时候如果把DRC打开,发现很多地方走不过去,明明间距是够的就是走不过去,把DRC关闭就好了,设置好隔点,G4/GD4,这样走
2018-01-23 10:34
可以参考对共模和差模串扰的分析。下面是给Layout工程师处理蛇形线时的几点建议:1. 尽量增加平行线段的距离(S),至少大于3H,H指信号走
2012-12-18 12:12