许多人在开始学习实用的手动电子设备时学到的第一课是对上拉电阻的需求。是否防止微控制器上的浮动I / O引脚或通过漏极开路设计连接两个电路; 上拉
2018-11-09 09:14
高速数字电路中,经常看到在两个芯片的引脚之间串连一个电阻,是为了避免信号产生振铃(即信号的上升或下降沿附近的跳动)。原理是该电阻消耗了振铃功率,也可以认为它降低了传输线
2016-09-25 22:54
大家好,我有一个关于微芯片上拉电阻的问题,它连接在MCLR和VDD之间。是4K7上拉电阻只需要编程或是否影响正常运行的P
2020-05-06 13:23
门电路必须加上拉电阻,以提高输出的搞电平值。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。4、在COMS 芯片
2014-08-21 09:56
上拉电阻与下拉电阻用在什么场合? 答:用在数字电路中,存在高低电平的场合。 上拉电阻与下拉
2019-05-20 13:48
。2、OC 门电路必须加上拉电阻,以提高输出的搞电平值。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。4、在COMS 芯片
2021-07-27 06:52
大家好,我使用的是DSPIC33 FJ256MC710A DSP。我无法理解如何选择IO引脚上的上拉或下拉电阻。我查阅了数据表,它指出:可选择的开放漏极、上拉和下拉。在
2019-08-07 14:05
上拉电阻的目的是什么?选择上拉电阻阻值的原则有哪些?电阻的具体取值怎么计算
2021-10-11 07:43
大家好!想请教一下,Xilinx FPGA可以设置引脚带内部上拉电阻吗? 怎么设置?
2013-10-11 20:59
VNQ7050 CS引脚对地电阻Rsense怎么设置计算啊?
2024-03-28 08:22