Android的自主可控即时通信系统的设计与实现
2017-08-31 10:26
。 美日荷先进设备封锁,倒逼国产化率快速提升。自主可控需求下,国产成熟设备加速补短板增长板,高端设备亟需突破封锁。 国内政策预期升温,集成电路发展需要“举国体制”。
2023-11-28 14:55
双路 24V 直流输入,经冗余处理后转为单路 24V 直流输出,为 4 槽背板提供 24VDC 电源,给背板上的其它模块供电。 LK220S安全型主控模块 主控模块 LK220S 支持单机和冗余配置。模块内置两个 10/100 Mbps 以太网接口,可以下装用户程序、升级控制器,也可以作为 Modbus TCP 的主/从站与其它设备通讯。在冗余配置中,两套控制器互为主 从关系,当主机发生故障时,自动切换到从机。
2023-04-19 09:55
2015-08-26 15:56
1、ARM CPU自主可控指令集设计实现ARM CPU的完备SDK、软件生态对于加速MCU设计而言可谓是有如神助,作为ICer,我在设计完成MCU RTL后,即可利用ARM提供的SDK快速完成MCU
2022-05-31 14:49
完全自主可控ethercat从站 ip核,有源码和testcase,有兴趣的可以访jingfengxun.com,也可以私信。
2017-08-22 20:27
硬件方面,包括cpu,内存,主板,存储,显卡,一些辅助芯片,还有加载在硬件上的驱动和固件.了解的国产CPU:中科龙芯天津飞腾江南所的申威上海兆芯国产内存:威刚 (**)芝奇(**)光威(国产)金泰克(国产)联想(国产)宇瞻(**)影驰(香港) 国产主板:华硕(ASUS)、 技嘉(GIGABYTE) 、精英(ECS)、 微星(MSI)、...
2021-07-29 08:02
1、基于16bit RISC指令集与哈佛结构的CPU设计本CPU设计基于16bit RISC指令集、哈佛结构完成,架构图如下:CPU架构A. Memory Access Instructions1. Load Word:LD ws, offset(rs1) ws:=Mem16[rs1 + offset]2. Store Word:ST rs2, offset(rs1) Mem16[rs1 + offset]=rs2B. Data Processing Instructions1. Add:ADD ws, rs1, rs2 ws:=rs1 + rs22. Subtract:SUB ws, rs1, rs2 ws:=rs1 – rs23. Invert (1‘s complement):INV ws, rs1 ws:=!rs14. Logical Shift Left:LSL ws, rs1, rs2 ws:=rs1 << rs25. Logical Shift Right:LSR ws, rs1, rs2 ws:=rs1 >> rs26. Bitwise AND:AND ws, rs1, rs2 ws:=rs1 • rs27. Bitwise OR:OR ws, rs1, rs2 ws:=rs1 | rs28. Set on Less Than: SLT ws, rs1, rs2 ws:=1 if rs1 < rs2; ws:=0 if rs1 ≥ rs2原作者:Chiptist全栈芯片工程师
2022-05-31 14:57
可控硅元件一种以硅单晶为基本材料的P1N1P2N2四层三端器件,创制于1957年,由于它特性类似于真空闸流管,所以国际上通称为硅晶体闸流管,简称晶闸管T。又由于晶闸管最初应用于可控整流方面所以又称
2008-08-12 08:50