• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 氙气闪光灯充电器LT34841电子资料

    概述:LT3484-1是一款照相闪光灯电容器充电芯片,它专为在空间极为珍贵稀缺的数码相机和移动电话应用中使用而设计。LT3484 的专利控制方法允许其使用尺寸极小的变压器,而且经过改进的 NPN 电源开关无需外...

    2021-04-14 07:04

  • 稀缺资源】基于FPGA的CameraLink OUT视频案例

    创龙科技(Tronlong)发布了TL6678ZH-EVM(C6678+Zynq-7045/7100)评估板的V1.1版本的资料更新,重点内容就是CameraLink OUT视频案例,具体清单如下:(1)更新DSP端网络相关案例Demo源码;(2)新增《DSP RTOS综合功能案例测试手册》,包含DSP端IFD案例;(3)更新《ZYNQ PS+PL异构多核案例开发手册》,新增axi_10g_ethernet_dma案例(AXI(10G)光口通信,新增udp_10g_dma案例(UDP(10G)光口通信),新增aurora_dma案例PL端MicroBlaze工程;(4)更新《ZYNQ PL端案例开发手册》,新增udp_10g_echo案例;(5)更新《ZYNQ视频案例开发手册》,新增cameralink_display和cameralink_loopback案例(CameraLink视频输出);(6)更新《DSP+ZYNQ通信案例开发手册》,新增SRIO_AD9613综合案例(基于SRIO的高速AD(AD9613)采集处理),新增SRIO_CameraLink综合案例(基于SRIO的CameraLink视频采集处理),新增flash_dsp案例(通过ZYNQ固化DSP程序至SPI FLASH)。图 1 TL6678ZH-EVM评估板资源框图图 2 TL6678ZH-EVM评估板资源框图CameraLink视频输出在行业应用中,最主要的作用是为下级处理系统提供高帧率视频源,帧率可高达几百帧。其实大家可以发现,市面上关于CameraLink视频输入案例的较多,但公开的CameraLink视频输出案例极少,这在较大程度上阻碍了客户新产品研发进度。创龙科技收集众多客户关于CameraLink的需求后,为解决客户的视频开发痛点,加快客户产品开发速度,故推出本篇CameraLink OUT案例,下面就一起来看下案例的详细介绍吧!如需获取CameraLink OUT案例源码、TL6678ZH-EVM评估板或其他产品详细资料,请即刻扫描下方二维码或点击下载链接。http://site.tronlong.com/pfdownload1案例功能演示平台:TL6678ZH-EVM(C6678+Zynq-7045/7100)评估板案例功能:本案例作用是验证CameraLink接口在Base模式下的视频输出功能。评估板通过HDMI IN接口进行720P60的视频采集,并通过CameraLink2接口将采集到的视频进行输出,再通过CameraLink1接口接入来自CameraLink2接口的视频输出信号,最后通过HDMI OUT接口进行视频输出。图 32操作说明准备一台拥有HDMI OUT接口的PC机(例如笔记本),通过HMDI数据线将PC机HDMI OUT接口连接至评估板的HDMI IN接口,PC机HDMI OUT接口用作图像输出。通过HMDI数据线将一台HDMI显示屏连接至评估板的HDMI OUT接口,HDMI显示屏用作图像显示。使用创龙科技的CameraLink回环线(型号:MDR-MDR 0.5m)连接评估板的CameraLink1、CameraLink2接口。图 4图 5 CameraLink回环线将本案例的PL端.bin格式可执行文件复制到"/lib/firmware/"目录下,并将PL端可执行文件重命名为system_wrapper.bin,然后执行如下命令加载PL端可执行文件。Target#echo system_wrapper.bin > /sys/class/fpga_manager/fpga0/firmware图 6将案例"sw\linux_system\image\"目录下所有脚本文件拷贝至评估板文件系统,并执行如下命令。Target#./adv7611_i2c_init_rgb24.shTarget#./sil9022_i2c_720p.sh图 7在PC机的显卡设置(或图形属性)中,按照下图设置HDMI分辨率为1280 x 720、刷新率为60pHz,即可看到HDMI显示屏输出PC机输出的原始图像。图 8图 93Vivado工程说明打开BLOCK DESIGN开发界面,可查看Vivado工程。图 104模块配置4.1lvds_n_x_7to1_sdr_tx模块本案例使用lvds_n_x_7to1_sdr_tx模块将HDMI IN接口输入的并行数据转化成差分数据,LVDS使用SDR模式,在时钟的单边沿传输数据。lvds_n_x_7to1_sdr_tx模块开发文档为产品资料“6-开发参考资料\Xilinx官方参考文档\”目录下的《xapp585-lvds-source-synch-serdes-clock-multiplication.pdf》。lvds_n_x_7to1_sdr_tx模块源码文件为Vivado工程"cameralink_loopback.srcs\sources_1\imports\hdl\lvds_n_x_7to1_sdr_tx.v",具体配置说明如下。(1)配置N(通道数量)为3对应Full模式,配置N为1则对应Base模式。配置D为4,表示“每个通道的数据差分对数量为4”。Base模式:单通道,每通道数据差分对为4组,需1个连接器。Medium模式:双通道,每通道数据差分对为4组,需2个连接器。Full模式:三通道,每通道数据差分对为4组,需2个连接器。图 114.2lvds_n_x_1to7_sdr_rx模块本案例使用lvds_n_x_1to7_sdr_rx模块将CameraLink1接口输入的差分视频数据转化成并行视频数据。lvds_n_x_1to7_sdr_rx模块开发文档为产品资料“6-开发参考资料\Xilinx官方参考文档\”目录下的《xapp585-lvds-source-synch-serdes-clock-multiplication.pdf》。lvds_n_x_1to7_sdr_rx模块源码文件为Vivado工程"cameralink_loopback.srcs\sources_1\imports\hdl\lvds_n_x_1to7_sdr_rx.v",具体配置说明如下。(1)delay_refclk_in接入由PS端输出的200MHz参考时钟。图 12(1)配置N(通道数量)为3对应Full模式,配置N为1则对应Base模式。配置X为4,表示“每个通道的数据差分对数量为4”。Base模式:单通道,每通道数据差分对为4组,需1个连接器。Medium模式:双通道,每通道数据差分对为4组,需2个连接器。Full模式:三通道,每通道数据差分对为4组,需2个连接器。图 13

    2021-04-27 09:40

  • 稀缺资源】基于FPGA的CameraLink OUT视频案例

    上周创龙科技(Tronlong)发布了TL6678ZH-EVM(C6678+Zynq-7045/7100)评估板的V1.1版本的资料更新,重点内容就是CameraLink OUT视频案例,具体清单如下:(1)更新DSP端网络相关案例Demo源码;(2)新增《DSP RTOS综合功能案例测试手册》,包含DSP端IFD案例;(3)更新《ZYNQ PS+PL异构多核案例开发手册》,新增axi_10g_ethernet_dma案例(AXI(10G)光口通信,新增udp_10g_dma案例(UDP(10G)光口通信),新增aurora_dma案例PL端MicroBlaze工程;(4)更新《ZYNQ PL端案例开发手册》,新增udp_10g_echo案例;(5)更新《ZYNQ视频案例开发手册》,新增cameralink_display和cameralink_loopback案例(CameraLink视频输出);(6)更新《DSP+ZYNQ通信案例开发手册》,新增SRIO_AD9613综合案例(基于SRIO的高速AD(AD9613)采集处理),新增SRIO_CameraLink综合案例(基于SRIO的CameraLink视频采集处理),新增flash_dsp案例(通过ZYNQ固化DSP程序至SPI FLASH)。图 1 TL6678ZH-EVM评估板资源框图图 2 TL6678ZH-EVM评估板资源框图CameraLink视频输出在行业应用中,最主要的作用是为下级处理系统提供高帧率视频源,帧率可高达几百帧。其实大家可以发现,市面上关于CameraLink视频输入案例的较多,但公开的CameraLink视频输出案例极少,这在较大程度上阻碍了客户新产品研发进度。创龙科技收集众多客户关于CameraLink的需求后,为解决客户的视频开发痛点,加快客户产品开发速度,故推出本篇CameraLink OUT案例,下面就一起来看下案例的详细介绍吧!如需获取CameraLink OUT案例源码、TL6678ZH-EVM评估板或其他产品详细资料,请即刻扫描下方二维码或点击下载链接。http://site.tronlong.com/pfdownload1案例功能演示平台:TL6678ZH-EVM(C6678+Zynq-7045/7100)评估板案例功能:本案例作用是验证CameraLink接口在Base模式下的视频输出功能。评估板通过HDMI IN接口进行720P60的视频采集,并通过CameraLink2接口将采集到的视频进行输出,再通过CameraLink1接口接入来自CameraLink2接口的视频输出信号,最后通过HDMI OUT接口进行视频输出。图 32操作说明准备一台拥有HDMI OUT接口的PC机(例如笔记本),通过HMDI数据线将PC机HDMI OUT接口连接至评估板的HDMI IN接口,PC机HDMI OUT接口用作图像输出。通过HMDI数据线将一台HDMI显示屏连接至评估板的HDMI OUT接口,HDMI显示屏用作图像显示。使用创龙科技的CameraLink回环线(型号:MDR-MDR 0.5m)连接评估板的CameraLink1、CameraLink2接口。图 4图 5 CameraLink回环线将本案例的PL端.bin格式可执行文件复制到"/lib/firmware/"目录下,并将PL端可执行文件重命名为system_wrapper.bin,然后执行如下命令加载PL端可执行文件。Target#echo system_wrapper.bin > /sys/class/fpga_manager/fpga0/firmware图 6将案例"sw\linux_system\image\"目录下所有脚本文件拷贝至评估板文件系统,并执行如下命令。Target#./adv7611_i2c_init_rgb24.shTarget#./sil9022_i2c_720p.sh图 7在PC机的显卡设置(或图形属性)中,按照下图设置HDMI分辨率为1280 x 720、刷新率为60pHz,即可看到HDMI显示屏输出PC机输出的原始图像。图 8图 93Vivado工程说明打开BLOCK DESIGN开发界面,可查看Vivado工程。图 104模块配置4.1lvds_n_x_7to1_sdr_tx模块本案例使用lvds_n_x_7to1_sdr_tx模块将HDMI IN接口输入的并行数据转化成差分数据,LVDS使用SDR模式,在时钟的单边沿传输数据。lvds_n_x_7to1_sdr_tx模块开发文档为产品资料“6-开发参考资料\Xilinx官方参考文档\”目录下的《xapp585-lvds-source-synch-serdes-clock-multiplication.pdf》。lvds_n_x_7to1_sdr_tx模块源码文件为Vivado工程"cameralink_loopback.srcs\sources_1\imports\hdl\lvds_n_x_7to1_sdr_tx.v",具体配置说明如下。(1)配置N(通道数量)为3对应Full模式,配置N为1则对应Base模式。配置D为4,表示“每个通道的数据差分对数量为4”。Base模式:单通道,每通道数据差分对为4组,需1个连接器。Medium模式:双通道,每通道数据差分对为4组,需2个连接器。Full模式:三通道,每通道数据差分对为4组,需2个连接器。图 114.2lvds_n_x_1to7_sdr_rx模块本案例使用lvds_n_x_1to7_sdr_rx模块将CameraLink1接口输入的差分视频数据转化成并行视频数据。lvds_n_x_1to7_sdr_rx模块开发文档为产品资料“6-开发参考资料\Xilinx官方参考文档\”目录下的《xapp585-lvds-source-synch-serdes-clock-multiplication.pdf》。lvds_n_x_1to7_sdr_rx模块源码文件为Vivado工程"cameralink_loopback.srcs\sources_1\imports\hdl\lvds_n_x_1to7_sdr_rx.v",具体配置说明如下。(1)delay_refclk_in接入由PS端输出的200MHz参考时钟。图 12(1)配置N(通道数量)为3对应Full模式,配置N为1则对应Base模式。配置X为4,表示“每个通道的数据差分对数量为4”。Base模式:单通道,每通道数据差分对为4组,需1个连接器。Medium模式:双通道,每通道数据差分对为4组,需2个连接器。Full模式:三通道,每通道数据差分对为4组,需2个连接器。图 13

    2021-04-22 09:14

  • 稀缺资源】基于FPGA的CameraLink OUT视频案例

    创龙科技(Tronlong)发布TL6678ZH-EVM(C6678+Zynq-7045/7100)评估板V1.1版本的更新资料,重点内容是CameraLink OUT视频案例,具体如下:1.更新DSP端网络相关案例Demo源码;2.新增《DSP RTOS综合功能案例测试手册》,包含DSP端IFD案例;3.更新《ZYNQ PS+PL异构多核案例开发手册》,新增axi_10g_ethernet_dma案例(AXI(10G)光口通信,新增udp_10g_dma案例(UDP(10G)光口通信),新增aurora_dma案例PL端MicroBlaze工程;4.更新《ZYNQ PL端案例开发手册》,新增udp_10g_echo案例;5.更新《ZYNQ视频案例开发手册》,新增cameralink_display和cameralink_loopback案例(CameraLink视频输出);6.更新《DSP+ZYNQ通信案例开发手册》,新增SRIO_AD9613综合案例(基于SRIO的高速AD(AD9613)采集处理),新增SRIO_CameraLink综合案例(基于SRIO的CameraLink视频采集处理),新增flash_dsp案例(通过ZYNQ固化DSP程序至SPI FLASH)。图 1 TL6678ZH-EVM评估板资源框图图 2 TL6678ZH-EVM评估板资源框图CameraLink视频输出在行业应用中,最主要的作用是为下级处理系统提供高帧率视频源,帧率可高达几百帧。其实大家可以发现,市面上关于CameraLink视频输入案例的较多,但公开的CameraLink视频输出案例极少,这在较大程度上阻碍了客户新产品研发进度。创龙科技收集众多客户关于CameraLink的需求后,为解决客户的视频开发痛点,加快客户产品开发速度,故推出本篇CameraLink OUT案例,下面就一起来看下案例的详细介绍吧! 如需获取CameraLink OUT案例源码(链接内选择TMS320C6678+Z-7045-7100平台选项)或其他产品详细资料,请即刻扫描下方二维码或点击下载链接。http://site.tronlong.com/pfdownload 1.案例功能演示平台:TL6678ZH-EVM(C6678+Zynq-7045/7100)评估板案例功能:本案例作用是验证CameraLink接口在Base模式下的视频输出功能。评估板通过HDMI IN接口进行720P60的视频采集,并通过CameraLink2接口将采集到的视频进行输出,再通过CameraLink1接口接入来自CameraLink2接口的视频输出信号,最后通过HDMI OUT接口进行视频输出。图 3 2.操作说明准备一台拥有HDMI OUT接口的PC机(例如笔记本),通过HMDI数据线将PC机HDMI OUT接口连接至评估板的HDMI IN接口,PC机HDMI OUT接口用作图像输出。通过HMDI数据线将一台HDMI显示屏连接至评估板的HDMI OUT接口,HDMI显示屏用作图像显示。使用创龙科技的CameraLink回环线(型号:MDR-MDR 0.5m)连接评估板的CameraLink1、CameraLink2接口。图 4图 5 CameraLink回环线将本案例的PL端.bin格式可执行文件复制到"/lib/firmware/"目录下,并将PL端可执行文件重命名为system_wrapper.bin,然后执行如下命令加载PL端可执行文件。Target#echosystem_wrapper.bin > /sys/class/fpga_manager/fpga0/firmware图 6将案例"sw\linux_system\image\"目录下所有脚本文件拷贝至评估板文件系统,并执行如下命令。Target#./adv7611_i2c_init_rgb24.shTarget#./sil9022_i2c_720p.sh 图 7在PC机的显卡设置(或图形属性)中,按照下图设置HDMI分辨率为1280 x 720、刷新率为60pHz,即可看到HDMI显示屏输出PC机输出的原始图像。 图 8图 9 3. Vivado工程说明打开BLOCK DESIGN开发界面,可查看Vivado工程。图 10 4.模块配置4.1 lvds_n_x_7to1_sdr_tx模块本案例使用lvds_n_x_7to1_sdr_tx模块将HDMI IN接口输入的并行数据转化成差分数据,LVDS使用SDR模式,在时钟的单边沿传输数据。lvds_n_x_7to1_sdr_tx模块开发文档为产品资料“6-开发参考资料\Xilinx官方参考文档\”目录下的《xapp585-lvds-source-synch-serdes-clock-multiplication.pdf》。lvds_n_x_7to1_sdr_tx模块源码文件为Vivado工程"cameralink_loopback.srcs\sources_1\imports\hdl\lvds_n_x_7to1_sdr_tx.v",具体配置说明如下。1.配置N(通道数量)为3对应Full模式,配置N为1则对应Base模式。配置D为4,表示“每个通道的数据差分对数量为4”。Base模式:单通道,每通道数据差分对为4组,需1个连接器。Medium模式:双通道,每通道数据差分对为4组,需2个连接器。Full模式:三通道,每通道数据差分对为4组,需2个连接器。 图 11 4.2 lvds_n_x_1to7_sdr_rx模块本案例使用lvds_n_x_1to7_sdr_rx模块将CameraLink1接口输入的差分视频数据转化成并行视频数据。lvds_n_x_1to7_sdr_rx模块开发文档为产品资料“6-开发参考资料\Xilinx官方参考文档\”目录下的《xapp585-lvds-source-synch-serdes-clock-multiplication.pdf》。lvds_n_x_1to7_sdr_rx模块源码文件为Vivado工程"cameralink_loopback.srcs\sources_1\imports\hdl\lvds_n_x_1to7_sdr_rx.v",具体配置说明如下。(1)delay_refclk_in接入由PS端输出的200MHz参考时钟。图 12 (1)配置N(通道数量)为3对应Full模式,配置N为1则对应Base模式。配置X为4,表示“每个通道的数据差分对数量为4”。Base模式:单通道,每通道数据差分对为4组,需1个连接器。Medium模式:双通道,每通道数据差分对为4组,需2个连接器。Full模式:三通道,每通道数据差分对为4组,需2个连接器。图 13

    2021-04-19 15:26

  • 奇晶2.83OLED显示屏

    我司提供2.83寸OLED显示屏;品质保证,资源稀缺,非诚勿扰李先生***武汉广埠坉电子市场

    2014-09-18 18:41

  • 关于 CORTEX-M0+ 架构你了解多少?

    ARM 设计之初面临着一个怎样资源稀缺的生产工艺?关于 CORTEX-M0: 什么是"高度确定性的操作

    2021-04-02 07:19

  • 浅析STM32 Cube MX实现超声波避障工程

    STM32 Cube MX实现超声波避障工程使用STM32 F103C8T6芯片,设计超声波避障小车的算法,工具是STM32 Cube MX生成初始程序,keil v5中添加控制逻辑。小车主要硬件

    2021-07-26 07:18

  • 详解载波聚合技术

    提供最大100 MHz的传输带宽,但由于这么大带宽的连续频谱的稀缺,LTE-A提出了载波聚合的解决方案。

    2019-07-19 07:26

  • 想进入电动车行业,比如太原的比亚迪,有什么好的建议吗

    在兵工厂工作5年了,主要做数控维修,接触电路故障还有些机械行业。我们本地区机械稀缺,想通过维修设备这一块,转行进去比亚迪,在接触电动汽车的维修服务,个人偏好在服务行业。谢谢您的回复,任何回复对我都是良药

    2016-08-16 22:44

  • 稀缺珍贵 STM32 Nucleo开发板 官方设计文件和BOM

    资源STM32 Nucleo(64引脚)gerber文件:STM32 Nucleo(64引脚)BOM:STM32 Nucleo(64引脚)原理图:STM32 Nucleo电路板为用户提供了一种经济实惠和灵活的方式,可以利用STM32微控制器尝试新概念并构建原型,从各种性能,功耗和功能组合中进行选择。对于兼容板卡,SMPS可显着降低运行模式下的功耗。Arduino™Uno V3连接支持和ST morpho头文件允许STM32 Nucleo开放式开发平台的功能轻松扩展,并带有多种专用屏蔽。STM32 Nucleo板不需要任何独立的探头,因为它集成了ST-LINK / V2-1调试器和编程器。STM32的核蛋白板一起自带的STM32全面的软件库HAL各种套装软件的例子,以及直接接入手臂® Mbed ™在http://mbed.org在线资源。[url=https://www.st.com/content/ccc/fragment/product_related/rpn_information/board_photo/68/fb/69/d3/eb/3d/47/5a/nucleo-F4.jpg/files/nucleo-F4.jpg/_jcr_content/translations/en.nucleo-F4.jpg][/url]主要特征STM32微控制器采用LQFP64封装用于生成Vcore逻辑电源的外部SMPS(仅在'-P'后缀板上提供)1个用户LED与Arduino™共享1个用户和1个重置按钮32.768 kHz的LSE晶体振荡器板级扩展连接器:Arduino ™ One V3ST morpho扩展引脚头可完全访问所有STM32 I / O外置SMPS实验专用连接器(仅适用于'-P'后缀板)灵活的电源选项:ST-LINK USB V BUS 或外部信号源具有USB重新枚举功能的板上ST-LINK / V2-1调试器/编程器。USB支持三种不同的接口:大容量存储器,虚拟COM端口和调试端口STM32Cube MCU封装提供全面的免费软件库和示例多种可供选择的集成开发环境(IDE),包括IAR的支持™ ,Keil公司® ,基于GCC的IDE,手臂® Mbed ™手臂® Mbed启用™ 兼容的(仅适用于某些核蛋白部件号)

    2018-06-26 16:11