• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 采用ADS实现接收机码元同步算法

    系统中,码元同步对于实现信号的准确判决码元和降低系统误码率起着关键作用。本文介绍了在ADS仿真环境下实现16QAM接收机码元同步算法。采用的定时误差提取算法消除了传统算法在16QAM系统中引起的时钟抖动

    2019-06-27 06:04

  • 将速率为Rb的二进制码元序列分为两路,速率为Rb/2

    如何用multisim软件将速率为Rb的二进制码元序列分为两路,速率为Rb/2

    2013-10-30 08:01

  • 什么是编码效率或码率?

    什么是编码效率或码率信道编码的实质是在信息码中增加一定数量的多余码元(称为监督码元),使它们满足一定的约束关系,这样由信息码元和监督码元共同组成一个由信道传输的码字。一

    2008-05-30 15:58

  • RS232串口协议

    刚接触串口,看了一些资料,还不是很确定,请做过的朋友给点建以,谢谢。1 根据信息,如果码元不止一位二进制数,波特率< 比特率,所以有个问题,码元的长度可以是任意的吗? 当然我指的是在符合波特率

    2013-06-14 15:49

  • B码对时案例分享,基于RK3568J+Logos-2,让电力设备轻松实现“高精度授时”!

    ,一帧串码中包含100个码元,频率为1KHz,即每个码元占用10ms时间。IRIG-B码基本的码元为&quot;0&quot;码元、&quot;

    2024-08-22 14:00

  • 如何利用FPGA设计Viterbi译码器?

    在现代通信系统中,要使信号能够更可靠地在信道中传输,往往需要我们在信道编码中采用纠错码来降低信号受噪声的影响,以降低传输的误码率。这种方法叫做差错控制编码或纠错编码,其思想是在发送端的信息码元序列中

    2019-08-15 06:12

  • 串口通讯基本知识简介

    ) Baudrate—波特率:表示每秒钟传输的码元个数 一个二进制位表示一个码元 0V ——0两个二进制位表示一个码元TTL电平转USB电平处理器与外部设备通信的两种方式!

    2021-12-08 08:30

  • 线性分组码原理

    线性分组码原理线性分组码的构成方式是把信息序列分成每k 个码元一段,并由这k 个码元按一定规则产生r 个校验位,组成长度为n = k + r 的码字,用(n, k) 表示。信息码元与校验位之间为

    2008-05-30 16:02

  • 什么是编码增益? 信道编码有哪些分类?

    什么是编码增益假定单位时间内传输的信息量恒定,增加的冗余码元则反映为带宽的增加;在同样的误码率要求下,带宽增加可以换取比特信噪比 Eb/N0&nbsp; 值的减小。我们把在给定误码率下,编码

    2008-05-30 16:00

  • 如何利用FPGA设计提取位同步时钟DPLL?

    在数字通信系统中,同步技术是非常重要的,而位同步是最基本的同步。位同步时钟信号不仅用于监测输入码元信号,确保收发同步,而且在获取帧同步及对接收的数字码元进行各种处理的过程中也为系统提供了一个基准

    2019-08-05 06:43