提问: 1)我想问下为啥一般模拟信号不用考虑阻抗设计?如果考虑是多少为佳? 2)为啥模拟信号线走线越粗越好吗?其中有什么道理吗?是抗干扰的能力强吗?
2018-12-25 09:25
、CLK控制信号时,对应的一路AD的模拟信号输入波形如下图示:4、现象就是FPGA控制哪一路AD进行转换,那一路就会出现这种现象,而其它的未受控AD正常。请问这是什么原因
2018-08-02 07:00
设计要求:将一个-15V---+15V的模拟信号线性变换到0--5V,然后传给一个芯片,AD转换后发送给FPGA。我现在有点不明白该如何设计,用倒相比例器么,还是该怎么办,希望各位大神可以指点一下~!!!!
2015-03-25 16:56
正确地使各组件接地是合适的,但是你不应该在分线上布置信号迹线; 要一直在固体地上绕线。这确保了与该电流路径相关联的环路区域尽可能小,从而最小化寄生电感。模拟信号线应尽可能短的另一个原因是这些迹线可以充当
2019-05-15 09:13
以上为8层板顶层部分元器件排列框图,第2层左半部分为模拟地,右半部分为数字地,第3层、第6层为信号层,请问第三层的模拟地下,能否通过数字信号线路,如果不能通过,在第6层
2018-08-15 06:58
您好:我使用ADA4930驱动器芯片直流耦合信号驱动ADC。当没有模拟信号输入的时候,adc会采集到毛刺信号。只要有信号输入之后,从此之后ADC就不会采到毛刺
2018-08-08 09:32
CNV、CLK控制信号时,对应的一路AD的模拟信号输入波形如下图示: 4、现象就是FPGA控制哪一路AD进行转换,那一路就会出现这种现象,而其它的未受控AD正常。请问这是
2023-12-11 07:03
我们测HPL/HPR模拟信号输出波形有正负削波,输出电压超过1.7V以上就会出现削波,最大只能到1.7V,什么原因,怎么解决呢?
2024-10-18 07:19
尊敬的ADI 技术人员: 你们好!最近参考电路笔记CN-0251,设计了一款对标准模拟信号0~10V,4~20ma 进行采样。 发现采集数据不稳定。模拟前端信号,输入0~10V,通过AD8275
2023-11-20 07:28
触摸信号线很短,而且按键周围没有铺地, 13位分辨率 rowcount有8000左右,接近饱和,将sensor clock frequency 从3000khz改到6000khz,rowcount降到6000多。 请问这是什么原因导致?
2024-02-06 06:50