• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 卡套接头、过渡接头、快速接头、不锈钢球阀

    `您好!我司主要卡套接头、过渡接头、快速接头、不锈钢球阀、高压球阀、仪表阀组、管夹、无缝钢管、不锈钢金属软管、焊接接头。`

    2014-06-29 22:20

  • 分享两个NI卸载器,的很干净

    本人电脑上装有两个版本的LabVIEW,使用起来感觉乱的很,于是用这两个工具卸载重装了,亲测好用,的很干净。

    2017-03-26 18:39

  • 球面常在闭合状态不会引起阀门密封面的侵蚀

    电动V型球阀结构简单、体积小、阀门执行器重量轻。流体阻力小,其阻力系数与同长度的管段相等。操作方便,开闭迅速,从全开到全关只要旋转90°,便于远距离的控制。维修方便,气动球阀结构简单,密封圈一般都是

    2013-01-23 15:29

  • 电动汽车电动机驱动技术及其发展

    摘要通过查找大量与电动汽车车用电机及其驱动系统内容相关的文献后,本文主要从电动汽车车用电机及其驱动系统的技术,中国车用电机及其驱动系统的发展现状,国外车用电机及其驱动系统的发展现状,电动汽车

    2016-09-08 19:23

  • 电动机的分类

    在工业控制领域,电动机是一个重要的研究方向,发电厂60%的能量都去驱动电动机来为人类服务,可见电机的控制在工业以及军事方面的重要性。电动机分为直流电机和交流电机,而交流电机包括同步交流电机和异步

    2021-09-06 06:08

  • 电动汽车

    电动汽车Electric Car:电动汽车是以电代替燃料作为动力的低噪音、无废气排放的汽车。电动车锂电池、电动汽车是1835年由美国人汤姆斯发明的,它比燃油汽车的发明整

    2013-05-14 10:50

  • 惊爆价!全新原装电动车,电动三轮车、电动轿车全场4折...

    品牌4折电动电动三轮车 廉价批发零售(诚招代理)中诚电动车行主营各种全新原装电动车、电动三轮、

    2012-04-23 18:14

  • 电动扳手控制器的原理及电动扳手的使用注意事项

    本帖最后由 我爱方案网 于 2023-4-21 15:07 编辑 您知道电动扳手的原理是什么吗?电动扳手以压缩空气为动力,通过各个汽缸的串联以达到拉断铆钉的目的,具有拉铆方便,铆接速度快、手持

    2023-04-21 15:05

  • 如何加速电动口罩的设计

    )。电动口罩PM2.5过滤性好。防护性好。佩戴舒适,透气良好,不湿闷。通过更换滤网,可循环使用。价格高。表1:一次性口罩、N95口罩和电动口罩对比TI针对电动口罩市场,提供了一整套完整的解决方案。常见

    2022-11-07 06:36

  • 锁相环常见问答,常实用哦!

    ADI专家的诚意之作,最新锁相环常见Q&A!完整文档→https://ezchina.analog.com/thread/15475这是集ADI专家&用户在实际应用中总结所得,相关疑问的都可以在这里找答案~问答涉及• PLL芯片接口相关问题;• PLL 芯片性能相关问题;• PLL 的调试步骤;• 为您的设计选择合适的 PLL 芯片;......例举三个问答,回答超级详细滴!so 全文是一定不能错过滴~ 完整文档→https://ezchina.analog.com/thread/15475Q:请详细解释一下控制时序,电平及要求A:ADI 的所有锁相环产品控制接口均为三线串行控制接口。如图 所示。要注意的是:在 ADI 的PLL 产品中,大多数的时序图如图中上面的图所示,该图是错误的,正确的时序图如图中下面的图所示,LE 的上升沿应跟 Clock 的上升沿对齐,而非 Clock 的下降沿。 PLL 频率合成器的串行控制接口(3 Wire Serial Interface)控制接口由时钟 CLOCK,数据 DATA,加载使能 LE 构成。加载使能 LE 的下降沿提供起始串行数据的同步。串行数据先移位到 PLL 频率合成器的移位寄存器中,然后在 LE 的上升沿更新内部相应寄存器。注意到时序图中有两种 LE 的控制方法。控制接口由时钟 CLOCK,数据 DATA,加载使能 LE 构成。加载使能 LE 的下降沿提供起始串行数据的同步。串行数据先移位到 PLL 频率合成器的移位寄存器中,然后在 LE 的上升沿更新内部相应寄存器。注意到时序图中有两种 LE 的控制方法。SPI 控制接口为 3V/3.3V CMOS 电平。另外,需要注意的是对 PLL 芯片的寄存器进行写操作时,需要按照一定的次序来写,具体请参照芯片资料中的描述。特别地,在对 ADF4360 的寄存器进行操作时,注意在写控制寄存器和 N计数器间要有一定的延时。 控制信号的产生,可以用 MCU,DSP,或者 FPGA。产生的时钟和数据一定要干净,过冲小。当用 FPGA 产生时,要避免竞争和冒险现象,防止产生毛刺。如果毛刺无法避免,可以在数据线和时钟线上并联一个 10~47pF 的电容,来吸收这些毛刺。Q:PLL对于 VCO有什么要求? 如何设计 VCO输出功率分配器?A:选择 VCO 时,尽量选择 VCO 的输出频率对应的控制电压在可用调谐电压范围的中点。选用低控制电压的 VCO 可以简化 PLL 设计。VCO 的输出通过一个简单的电阻分配网络来完成功率分配。从 VCO 的输出看到电阻网络的阻抗为 18+(18+50)//(18+50)=52ohm。形成与 VCO 的输出阻抗匹配。下图中 ABC 三点功率关系。B,C 点的功率比 A 点小 6dB。 如图是 ADF4360-7 输出频率在 850MHz~950MHz 时的输出匹配电路,注意该例是匹配到 50 欧的负载。如果负载是 75 欧,那么匹配电路无需改动,ADF4360-7 的输出级为电流源,负载值的小变动不会造成很大的影响,但要注意差分输出端的负载需相等。 ADF4360-7 输出匹配电路Q:使用 ADF4158进行锯齿波扫频工作,但输出只有点频,并不扫频,请问可能是什么原因?A:可能是以下一些问题造成的输出为点频,而不是扫频。首先请注意 Register0 的 DB31 设置,置1 为 Ramp ON。还有就是 Register3 的【DB11:DB10】,这两个比特是 Ramp 模式的选择。Ramp 共有 4 种基本模式。分别是 Single Ramp Burst,Single Sawtooth Burst,SawtoothRamp 和 Triangular Ramp 模式。 如果选成 Single Ramp Burst 模式的话,在频谱上只有一次变化从 f1 到 f2,在频谱仪可能会看到固定在 f2 上的频率;如果选成 Single Sawtooth Burst 模式的话,在频谱上 f1 变化到 f2,再回到f1,在频谱仪可能会看到固定于 f1 上的频率。

    2017-03-17 07:00