• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 74ls138实现一位全减器

    3线—8线译码器74LS138和门电路设计1二进制全减器,输入为被减数、减数和来自低位的借位;输出为两数之差和向高位的借位信号。

    2017-10-31 17:15

  • 74ls153管脚及功能表_真值表逻辑图及应用电路

    本文介绍了74ls153的管脚图、74ls153功能表、74ls153真值表以及逻辑图,另外还介绍了74ls153封装与74ls

    2018-01-26 10:05

  • 74LS153实现三人表决电路(4种方式实现3人表决电路)

    本文介绍了4种方式实现三人表决电路。其中包括74LS00,74LS20实现三人表决电路、译码器138和与非门

    2018-01-26 17:26

  • 数据选择器74ls153应用电路图大全(表决电路\交通灯\报警电路)

    本文主要介绍了数据选择器74ls153应用电路图大全(表决电路\交通灯\报警电路)。所谓双4选1数据选择器就是在块集成芯片上有两个4选1数据选择器。1G、2G为两个独立的使能端;B、A为公用的地址

    2018-05-07 16:59

  • 74ls164驱动4数码管_74ls164驱动数码管电路

    74LS164是个串行输入并行输出的移位寄存器,可用于扩展并行输出口。74LS165是8并行输入串行输出移位寄存器,可以扩展

    2018-01-27 11:48

  • 74ls151实现全加器设计电路

    本文主要介绍了74ls151实现全加器设计电路。根据全加器的定义可知:输入为:A,B,Ci其中A,B为被加数和加数,Ci为低位进位数。输出为:S,Co,其中S为本位和数,Co为高位进位数。其逻辑关系为:S=A⊕B⊕

    2018-05-07 09:52

  • 74ls138设计全加器

    两片74LS138设计个全加器。在考虑到74LS138译码器为3 线-8 线译码器,共有 54/74S138和 54

    2017-10-31 15:53

  • 74ls160和74ls161区别

    本文主要介绍了74ls160和74ls161区别。74ls161为四二进制,74ls160 为2-10进制;且都为同步

    2018-05-08 10:23

  • 74ls09可以什么代替

    本文主要介绍了74ls09可以什么代替。74ls09是集电极开路输出的2输入四与门。可用7409,74s09,74ALS09,74HC09替代。

    2018-04-09 10:16

  • 74ls161与74ls163有什么区别

    本文主要介绍了74ls161与74ls163有什么区别。74LS161和74LS163 都是四二进制同步计数器。两种芯

    2018-05-08 11:15