• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 如何对74LS138译码进行实验

    P1.2、P1.1、P1.0。)把译码输出端口Y7Y0连接到L7L0八位LED电平指示输入端口,验证74LS138逻辑译码功能。二、仿真图三、代码C语言实现:在这里插入代码片```#include #include

    2021-07-14 06:45

  • 74LS138 有些图片看不到,在附件中

    ”出来的过程,而实现译码操作的电路称为译码器。译码器分成三类:(1)二进制译码器:如中规模2-4线译码器74LS139,3-8线译码器74LS138等。(2)二-十进制

    2011-05-18 09:50

  • 单片机74LS138扩展中断的相关资料推荐

    单片机74LS138扩展中断硬件连接:代码:#include #include #define uchar unsigned char#define uint unsigned int

    2022-01-06 08:02

  • 74LS138数据手册

    2013-06-19 09:27

  • 基于89c51的74ls138模块的四位数码管动态显示简介

    基于89c51的74ls138模块的四位数码管动态显示简介本人的开发板上只有八位数码管,因此是将p2口的三位接在138的输入上,输出口的前四位接在八位数码管的位选段上以实现四位数码管的显示。动态

    2021-12-07 10:48

  • 时序逻辑电路的设计实验

    时序逻辑电路的设计实验1    进一步强化EDA仿真软件的使用;2    掌握利用MSI

    2009-03-19 15:10

  • 转载:CPU的设计与实现(2)--逻辑电路设计 精选资料推荐

    在上一篇博文CPU的设计与实现(1)--方案设计中,较为详细地讲解了我将要设计实现的Gater8这个基于自制CPU的自制计算机的设计方案。 这是本系列第二篇博文,我将详细分析具体设计完成的Gater8的数字逻辑电路

    2021-07-30 07:19

  • (IC)SN74LS157DR逻辑 - 信号开关

    本帖最后由 eehome 于 2013-1-5 10:01 编辑 (IC)SN74LS157DR逻辑 - 信号开关RoHS:标准包装:2,500包装:带卷 (TR)类别:集成电路 (IC)原厂

    2012-05-15 20:18

  • 时序逻辑电路设计

    时序逻辑电路设计6.1 基本D触发器的设计6.2 JK触发器6.3 带异步复位/置位端的使能T触发器6.4 基本计数器的设计6.5 同步清零的计数器6.6 同步清零的可逆计数器6.7 同步预置数的计数器

    2009-03-20 10:04

  • FPGA与数字逻辑电路的区别

    FPGA则应该理解为可用电脑编辑的数字逻辑电路集成芯片,其实是在描绘一个数字逻辑电路。关于两者的区别在于以下:1、速度上(两者最大的差别)因为FPGA是硬件电路,运行速度则取决于晶振速度,系统

    2021-07-13 08:43