P1.2、P1.1、P1.0。)把译码输出端口Y7Y0连接到L7L0八位LED电平指示输入端口,验证74LS138的逻辑译码功能。二、仿真图三、代码C语言实现:在这里插入代码片```#include #include
2021-07-14 06:45
3.3.9所示,于是得到两片74LS138的输出分别为图3.3.9 用两片74LS138接成的4线-16线译码器式(3.
2011-05-18 09:50
单片机74LS138扩展中断硬件连接:代码:#include #include #define uchar unsigned char#define uint unsigned int
2022-01-06 08:02
两片CT74LS160级联成100进制同步加法计数器。由图可看出:低位片CT74LS160在计到9以前,其进位输出CO=Q3Q0=0,高位
2009-03-30 15:34
2013-06-19 09:27
基于89c51的74ls138模块的四位数码管动态显示简介本人的开发板上只有八位数码管,因此是将p2口的三位接在138的输入上,输出口的前四位接在八位数码管的位选段上以实现四位数码管的显示。动态
2021-12-07 10:48
基于stm32的两片74hc595芯片控制2个4位共阳极数码管程序基于stm32的两片74hc595芯片控制2个4位共阳极数码管程序#include "stm
2021-12-07 08:59
如图所示,以ARM,DSP等SOC为核心的电子系统中,经常存在两片或者以上的DDR/DDRII SDRAM。考虑到DDR/DDRII SDRAM的运行频率一般都比较高,在做PCB layout的时候
2019-07-18 07:17
74ls详细资料
2016-11-30 22:06
),并当使能时,提供8个互斥的低有效输出(Y0至Y7)。74HC138特有3个使能输入端:两个低有效(E1和E2)和一个高有效(E3)。除非E1和E2置低且E3置高,否则74HC138将保持所有输...
2021-12-07 07:39