• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 集电极开路 开路 推挽 上拉电阻 弱上拉 三态门 准双向口

    集电极开路 开路 推挽 上拉电阻 弱上拉 三态门 准双向口

    2016-06-02 16:22

  • 【经典】集电极开路,开路,推挽,上拉电阻,弱上拉,三态...

    本帖最后由 gk320830 于 2015-3-4 23:25 编辑 【经典】集电极开路,开路,推挽,上拉电阻,弱上拉,三态门,准双向口

    2012-07-29 21:17

  • 集电极开路输出和开路

    上拉就是通过一个电阻将芯片的一个引脚或线路中的一点接电源正极(Vcc),将该处电平拉向高电平。下拉就是通过一个电阻将芯片的引脚或线路中的一点接地,将该处电平拉向低电平。其主要目的是在电路驱动器关闭时给引脚或线路节点一个固定的默认的电平。上拉电阻有时还用来增加输出引脚的驱动能力。当所接电阻值比较大时称为弱上拉或弱下拉,否则就是强上拉或强下拉。上拉电阻应用比较普遍,大部分OC或OD输出都需要接上拉电阻。单片机的大部分I/O引脚也配备了弱上拉电阻。

    2019-05-20 11:15

  • 导通后,源之间呈电阻态吗

    。是从电压角度理解的,若从电流理解,是同相的。mos管,当Vds过大时,区下面的通道截止,怎么还会有电流当vgs一定,vds持续增大,近极端的沟道深度进一步减小,当vds=vgs-vgs(th

    2012-07-09 17:45

  • 【转】TTL逻辑门与普通逻辑门有什么区别

    ).9:Iil:逻辑门输入为低电平时的电流(为拉电流).门电路输出在集成单元内不接负载电阻而直接引出作为输出端,这种形式的门称为开路门.开路的TTL、CMOS、ECL

    2016-08-23 21:39

  • 推挽输出与开输出

    、PIN_B、PIN_C任意一个变低后,开线上的逻辑就为0了。这也是I2C,SMBus等总线判断总线占用状态的原理。3. 可以利用改变上拉电源的电压,改变传输电平。如

    2011-11-18 22:05

  • 说说集电极开路输出的结构

    1.什么是源型型?什么是上拉电阻?下拉电阻?什么是线驱动输出集电极开路输出,推挽式输出?我们先来说说集电极开路输出的结构。集电极开路输出的结构如图1所示,右边的那个三

    2021-11-23 07:22

  • CS803开路输出,CS809/CS810用CMOS输出,低功耗微处理器电源监控复位电路

    的复位阈 值时,输出有效的复位信号;当电源电压上升到复位阈 值以上时,在至少140毫秒的时间内复位信号还将维持 有效。CS803提供开路复位输出,CS809/810提供 CMOS复位输出。CS803

    2021-07-27 11:31

  • 开路上拉电阻取值为何不能很大或很小?

    如果上拉电阻值过小,Vcc灌入端口的电流(Ic)将较大,这样会导致MOS管V2(三管)不完全导通(Ib*β

    2019-05-24 07:55

  • 说说集电极开路输出的结构

    推挽输出:可以输出高,低电平,连接数字器件;开输出:输出端相当于三管的集电极. 要得到高电平状态需要上拉电阻才行. 适合于做电流型的驱动,其吸收电流的能力相对强(一般20ma以内).推挽结构一般

    2021-11-03 06:28