• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 存能电气锂电池UPS电源在民航机场领域有何应用

    存能电气锂电池UPS电源在民航机场领域的应用。锂电池UPS电源作为一种新型的电源类型,目前在国内已经有一定的普及。UPS电源系统主要应用于:信息产业、IT行业、交通、金融行业、航空航天工业等计算机

    2021-11-15 07:02

  • pcl程序怎么放入嵌入式使用

    对于写好的pcl程序,怎么放入嵌入式使用呢?问了带我的老大,回答是pcl移植到x86平台是最方便的,移到ARM平台也可以,因为是c语言写的,用ARM的c交叉编译器编译一遍即可。也就是 ARM

    2021-12-14 09:08

  • 耦电容1

    耦电容

    2012-08-14 11:47

  • 按键抖探讨

    这学期我们有一个数电的课程设计,中间有一个要按键抖的问题,我们常想的是用触发器抖,但是设计中正好有脉冲信号(1HZ),因此我想就把按键接在此脉冲上,这样就直接消除了按键抖动的问题。不知大家的意见如何?谢谢。

    2011-07-09 11:18

  • 耦电容的选择

    1.电源附近耦电容的选择很多IC管脚的VCC会增加一个0.1uf的耦电容,因为电容的滤波曲线在谷底最低的位置滤波效果最好。当IC内部的逻辑门频率是是10MHz-50MHz的时候,0.1uf电容

    2021-12-31 07:29

  • 深入剖析FPGA

    ` 本帖最后由 梁聪聪2014 于 2017-4-4 15:43 编辑 程序如下:抖可分位硬件抖和软件抖,顾名思义硬件

    2017-04-04 15:41

  • 耦技术

    何谓正确耦?有何必要性? 如果电源引脚上存在纹波和/或噪声,大多数IC都会有某种类型的性能下降。数字IC的噪声裕量会降低,时钟抖动则可能增加。对于高性能数字IC,例如微处理器和FPGA,电源额定容

    2018-12-05 09:21

  • 如何释放CPU呢

    无论什么时候我们都要以实际应用的角度考虑程序的编写。无论什么时候都不要让CPU白白浪费等待,尤其是延时(超过1MS)这样的地方。设计相应驱动电路时候,应该仔细阅读芯片的数据手册,了解每个引脚的驱动

    2022-02-24 07:48

  • 电源耦设计原因

    2019.7.6 电源耦设计原因:在直流电源回路中,负载的变化会引起电源噪声。例如在数字电路中,当电路从一个状态转变为另一种状态时,就会在电源线上产生一个很大的尖峰电流,形成瞬变的噪声电压。配置

    2021-12-31 08:05

  • 耦电容与旁路电容

    信号完整性之耦电容与旁路电容

    2019-11-19 14:52