` 我要用labview做公式运算,但是碰到下图该式不知如何表达,望指教!`
2013-08-08 15:44
硬件:c6678 // The System PLL governs the device (CorePac) operating speed. // // Each board designer
2018-06-21 02:45
昨天听别人说芯片设计中最难的是ADC和DAC
2023-06-19 08:00
刚开始学这个软件,在网上查的概念看不明白。在跟着例题来做的时候,发现实际的输出跟公式节点中公式有关,那么公式表达式有什么用呢?(
2017-03-22 18:34
如何去掌握CANOpen最难理解的对象字典?
2021-05-19 06:24
我在Artix7上使用带DRP的PLL。用于时钟合成的PLL重配置工作正常。RST用于重新配置。因此,简单的RESETN断言不会初始化PLL。我需要一种初始化PLL的方
2020-08-26 15:13
我用AD9883对视频进行A/D转换,VGA信号的帧频为75HZ,分辨率为800*600。我按照pll divider的计算公式算得分频系数为1056,VCO RANGE 和CHARGE PUNMP CURRENT的值也按参考的值写入。但是发现得到的HSOUT和D
2018-11-27 09:16
能否用频率合成器,如ADF4351来做PLL,VCO的开环FSK调制呢。如何不行,能否给一些芯片选型的建议。
2018-12-26 14:27
labview怎么做S型曲线的拟合,能用matlab公式节点么?还是labview里面就有这个函数的拟合,matlab节点,是怎么调用呢?
2018-09-12 15:53
请问,想通过FPGA的PLL倍频产生个500MHz的时钟来使用,以此时钟来做定时精密延迟,不知道PLL倍频倍数有什么要求,比如好像有的器件支持不到500MHz,有没有可推荐的器件呢 补充内容 (2017-1-4 0
2017-01-03 17:04