在AD9680和AD9690数据手册上,写着它们[size=200%]支持的最小通道线率是3125Mbps,但是在JESD204B标准手册写着最小通道线率是312.5Mbps。 我疑惑这是数据手册的错误,还是AD9680
2023-12-01 07:57
我使用AD-FMCDAQ2-EBZ开发板和xilinx 7系列的 690t FPGA进行原型验证,通过FMC将他们连接。请问需要使用什么方法怎么配置开发板上的AD9523时钟芯片,才能让他同时输出时钟至AD9680和FPGA啊
2018-08-28 11:28
用单片AD9690采集数据给FPGA,不要求确定延迟,因此想要把AD9690配置在JESD204B sublcass 0 模式下。但是这种模式下,对于AD9690的SYSREF±的输入管脚怎么处理?以及
2023-12-12 06:16
用单片AD9690采集数据给FPGA,不要求确定延迟,因此想要把AD9690配置在JESD204B sublcass 0 模式下。但是这种模式下,对于AD9690的SYSREF±的输入管脚怎么处理?以及
2018-08-13 08:22
在公司看了一下AD6674的手册,其中有一个VDR的功能,是做DPD的时候用的,但是不明白为什么这种功能的好处是什么? 降低了有效位数,减小了动态范围,是为了换取更大的带宽吗? Thank you!另外在官网上还没有上传AD6674的手册,可以麻烦发送一份吗?
2018-12-19 09:08
I want to driver AD9680 with DC couple.I find that it is very difficult to handlethe common mode
2018-08-06 06:07
1.请问一下,ad9680和FPGA使用jesd204协议数据传输,sysref信号由fpga给ad9680和由ad9680给fpga是不是一样的.我在ad9680原理
2019-09-25 10:35
请问如何才能得到AD9234和AD9735的spice模型?谢谢!
2023-12-01 06:14
1.我在查看ad9680的FMC原理图时,发现SPI的CSB线只有CSB_FPGA_TO_DUT和CSB_FPGA_TO_AD9526,请问用FPGA控制ad9680的寄存器配置,CSB线应该选择
2019-09-24 15:10
使用AD9680时遇到一个问题,AD9680采样率为1Gsps,JESD204B IP核的GTX参考时钟为250MHz,参数L=4,F=2,K=32,线速率为10Gbps,使用的为SYSREF
2018-08-08 07:50