• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 可定制的晶体振荡器半尺寸

    晶体引脚与面包板兼容,也适合 DIP 插座为方便起见,引脚在 PCB 下方有标签基本材料清单如下Q 代号 描述 Mouser 部件号1 U1 振荡器 IC 513-NJU6311RB2-TE11 C1

    2022-07-27 07:41

  • AD 下方工具栏缺少图层,怎么才能显示?跪求!!

    如图一所示,PCB是存在Top Overlay等图层的,但是下方工具栏没有;如图二所示,设置里边是设置了要显示这些图层的求大神指教!!!

    2017-08-11 09:32

  • 可定制的晶体振荡器全尺寸

    晶体引脚与面包板兼容,也适合 DIP 插座为方便起见,引脚在 PCB 下方有标签基本材料清单如下Q 代号 描述 Mouser 部件号1 U1 振荡器 IC 513-NJU6311RB2-TE11 C1

    2022-07-27 07:03

  • 如何计算PCB上的4 MHz晶体走线宽度?

    请问有人知道如何在pcb上绘制水晶痕迹吗,我现在的材料是stm32f0芯片和4 MHz外部晶体和15 pF电容,帮我解决一下如何获得合适的水晶痕迹吗?我应该在它们周围使用gnd trace吗?

    2018-09-13 15:27

  • 在传感器下方的阻焊层开口中需要去除铜吗?

    这是我对 IIS328DQ 数据表的解释,但根据我同事的说法,“ IIS328DQ PCB 设计指南不明确”* 的答案中链接的 gerber 文件显示传感器下方没有铜。因此,当前的 PCB 布局已经去除了铜。什么是正

    2022-12-09 06:25

  • 元器件经验分享-晶体与晶振对比分析

    将电容的地线扇出线宽加粗至18-22mil。 对时钟信号线实施包地处理,确保其稳定性。 在晶体附近设置屏蔽地过孔,以吸收和减少辐射噪声。 晶体下方禁止其他信号穿越,确保无干扰。 四、晶振的布局布线指南

    2024-01-04 11:54

  • 晶体起振的相关资料分享

    2 晶体电路图3有源晶振电路本文主要讨论:晶体的负载电容是如何的选择和计算以及PCB布局布线:为了谐振点起振。首先根据晶体的要求可知:负载电容的值要求为18pF;根据公

    2022-01-19 07:52

  • 设计1500W电路的最终晶体管板

    描述1500W东芝最终晶体PCB在这篇文章中,我设计了 1500W 电路最终晶体管板。它可以产生清晰的4OHM LOAD和2OHM LOAD输出。PCB

    2022-07-22 06:00

  • 氮化镓晶体管电路的布局需要考虑哪些因素?

    电源回路设计  第二种传统布局如图5所示,将输入电容和晶体管放置在PCB的相对两侧,电容直接位于器件下方,以最小化物理环路尺寸。这称为垂直电源环路,因为环路使用通孔垂直连接PC

    2023-02-24 15:15

  • 使用石英晶体振荡子的注意事项——设计PCB布局图的要点

    关于PCB布局图 在设计PCB布局图时,必须“ (1) 防止负阻减少”、“ (2) 防止EMI问题”。振荡电路图案长度 振荡电路中信号图案长度应尽可能短,尽可能减少杂散电容/电感。不应在振荡电路中使

    2016-04-27 17:05