AD9444的功能和特性是什么?基于AD9444的时间交叉采样系统怎样去设计?设计时间交叉
2021-04-23 07:07
是用了这个模式后,采样时间的设置被取消了吗? 问题3:采样+转换都已经68了,那时序就变成这样了吧? 问题4:那高速交叉模式7个ADCCLK又该怎么解释呢
2024-03-28 08:32
最小采样时间为 2.5 个 ADC 时钟周期,最大 ADC 时钟为 80MHz,因此采样
2022-12-28 06:12
怎么用mcu内部的两个adc对同一个信号进行交叉采样,就是在一个ad的采样速率不够的情况下,将两个ad的速率叠加起来。该如何实现呢?
2015-11-04 20:16
本帖最后由 一只耳朵怪 于 2018-6-6 15:50 编辑 我现在在做28335ADC模块的采样,使用的是软件触发,通过分频得到采样保持时钟,现在,我想请问一下,如何控制这个
2018-06-06 01:12
采样时钟抖动对ADC信噪比的性能有什么影响?如何实现低抖动采样时钟电路的设计?
2021-04-14 06:49
执行时间有区别没有?也就是说用哪种方式会更快点?另外ad转换时钟的问题,是不是设置的时钟越高,采样速度就越快,但是会不准确?一般24X系列的设置为多少?谢谢!
2018-06-06 11:08
的ADC同时采样同一个模拟信号,希望采样后重构此模拟信号。有两个问题请教。1.每个ADC的时钟如何处理比较合适?看论文,主要介绍的是同一个频率时钟500MHz,每个相位
2018-07-24 10:45
对单次脉冲四次采样,第一次采样的时间是当脉冲到来时就采样,第二采样的时间
2011-10-08 15:46
最近在使用AD7764,有几个不懂的地方想请教一下:1.AD7764启动采样的时钟是MCLK还是SCO,如果是SCO,是上升沿启动还是下降沿启动?2.根据datasheet操作指引,上电后,提供
2018-09-05 11:36