的任务时,我确切地知道它何时发生变化。现在该主板已经有两个源,一个100MHz时钟和一个32MHz时钟,并且不会将它们作为选项删除。板上有足迹,看起来可以连接SMA连接
2020-05-28 09:19
大家好我正在使用Zynq ZC702板。如何创建自己的PLL时钟?例如,我的IP需要25MHz时钟我尝试了以下方法1. XPS中的时钟向导2.AXI
2019-09-03 10:43
在我们的设计中,其中一个模块从外部可配置时钟发生器芯片接收其时钟信号。现在在我们的ML507上使用这个时钟发生器芯片IDT5V9885就在那里任何跳线设置?我们问这个是因为在我们的申请中软件我们
2019-09-02 08:12
如何选择开发板时钟源?
2021-11-24 07:16
你好,我正在使用XC7K160和DDR3设计电路板。我有一个100MHz LVPECL差分时钟来自CDCM6208时钟发生器,终止于HP bank 34中的引脚AC4 / AC3。我的
2020-03-26 10:11
外部造成很大的干扰,而单片机又不能贴着AIC3254布局,我直接就蒙了。急求各位的回答啊,给推荐一个时钟信号发生芯片,尽量要最简单的,时钟信号频率要求为11.2896MHz,这是AIC3254的DEMO
2024-11-07 07:18
系统设计师通常侧重于为应用选择最合适的数据转换器,在向数据转换器提供输入的时钟发生器件的选择上往往少有考虑。然而,如果不慎重考虑时钟发生器的相位噪声和抖动性能,数据转换器动态范围和线性度性能可能受到严重的影响。
2019-07-30 07:57
=“E32”;时钟从外部输入到系统中。当我运行编译到“地图”部分有一个错误发生如下:警告:放置:1154 - 已发现时钟IOB / BUFGCTRL时钟组件对未放置在
2019-09-06 10:33
嗨!我正在使用Artix xc7a200t-2开始一个EDK项目在我的XPS项目中,我有1个时钟发生器,可以为DDR生成所有时钟,为以太网生成2个25MHz时钟。我有一个差分时
2020-07-20 12:51
如题,参考板上没有细说HMC7044给9172的时钟电平是哪个?我看两个手册,7044只有LVDS_HIGH才能完全满足9172的时钟输入电平范围。 但是参考板给出的
2023-12-04 07:07