• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 如何理解STM32系统时钟分频

    STM32中有一个全速功能的USB模块,其串行接口引擎需要一个频率为48MHz的时钟源。该时钟源只能从PLL输出端获取,可以选择为1.5分频或者1分频,也就是,当需要使

    2017-11-30 09:14

  • AD9522简介和AD9522时钟分频电路原理讲解

    在集成度高度发展的今天,不能靠多个晶振源来解决问题,而且一旦晶振固定那么它的灵活性和可移植性必然受到很大影响,所以一些时钟分频芯片应运而生,今天我们将举一个很有代表性的AD9522时钟

    2018-03-16 16:31

  • 浅谈FPGA设计中分频电路设计

    通常情况下,时钟分频在FPGA设计中占有重要的地位,在此就简单列出分频电路设计的思考思路。

    2020-07-10 17:18

  • 用Verilog语言实现奇数倍分频电路3分频、5分频、7分频 9

    分频器是FPGA设计中使用频率非常高的基本设计之一,尽管在目前大部分设计中,广泛使用芯片厂家集成的锁相环资源,如赛灵思(Xilinx)的DLL.来进行时钟分频,倍频以及相移。

    2017-02-11 12:33

  • 如何实现分频时钟的切换

    其实这个分频时钟切换很简单,根本不需要额外的切换电路。一个共用的计数器,加一点控制逻辑,就可以了,而且可以实现2到16任意整数分频率之间的无缝切换。

    2023-12-14 15:28

  • 复位芯片在MCU电路中的作用是什么

    独立看门狗由专用的低速时钟(LSI)驱动,即使主时钟发生故障它也仍然有效。而窗口看门狗由从APB1时钟分频后得到的时钟

    2018-11-22 17:24

  • 内置分频, 倍频电路超小型PLL时钟发生器

    输入端分频因子(M)可从1~2047的分频范围内进行选择;输出端分频因子(N)可从1~4095的分频范围内进行选择。输出频率在1MHz~100MHz的范围内,输入

    2018-08-15 11:16

  • 分频电路的分频方式

    分频方式看可以分为两种,一种是主动分频(PassiveCrossover),或者叫电子分频,也可以叫外置分频、有源分频

    2019-10-08 10:37

  • 分频电路及代码

    分频就是用同一个时钟信号通过一定的电路结构转变成不同频率的时钟信号。而二分频就是通过有分频作用的电路结构,在

    2019-10-08 09:05

  • 基于FPGA的整数倍分频器设计

    偶数倍分频器的实现非常简单,只需要一个计数器进行计数就能实现。如需要N分频器(N为偶数),就可以由待分频时钟触发计数器进行计数,当计数器从0计数到N/2-1时,将输出

    2019-02-01 01:49