• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • GPRS小区流量预测中时序模型的比较研究

    针对通用无线分组业务(GPRS)小区流量预测问题,对几种典型时序预测模型的性能进行了综合分析。在总结时序预测模型使用步骤的基础上,分析了自回归(AR)、自回归移动平均(

    2010-05-06 09:03

  • 珍藏许久的FPGA时序分析经典资料

    本帖最后由 alasga 于 2016-1-30 15:56 编辑 附件有3部分:1、时序分析基本模型;2、如何设计好的时序;3、整体的时序策略。

    2016-01-30 15:52

  • FPGA高级时序综合教程

    fpga高手经验谈doc文档在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序

    2012-08-11 11:30

  • 多片段时序数据建模预测实践资料分享

    数据集进行模型的构建与预测分析的,但是在实际的工程使用中会有一种特殊的情况就是:我们通过实验所采集到的数据集往往不是绝对连续的而是多“片段”的。何为 “片段”?以我之前的时序建模相关的文章来讲,诸如:气象数据预测、风力发电数据预测等等,都是具有一定数据规模的数据进

    2021-06-30 07:52

  • 时序分析总结(以SDRAM时序约束为例)

    clk有远有近,这个延时都不相同,就不好找了)。同时,如果两个沿的时间差为0,也是忽略的。6.平时,都是按照默认的模型来分析的,即,对于同步时序,前一个clocklauch,后一个clocklatch

    2014-12-29 14:53

  • FPGA实战演练逻辑篇52:基本时序路径

    约束也相对直接,我们一般是直接约束pin2pin的延时值范围。这四类时序路径的基本模型如图8.13所示。(特权同学,版权所有)图8.13 时序路径基本模型我们逐个来看这

    2015-07-20 14:52

  • FPGA静态时序分析模型——寄存器到寄存器

    完成分析,验证时间大大缩短,测试覆盖率可达100%。  静态时序分析的前提就是设计者先提出要求,然后时序分析工具才会根据特定的时序模型进行分析,给出正确是

    2012-01-11 11:43

  • 基于模型设计(Model-Based Design)在物联网中的应用

    本文讨论了基于模型设计的物联网系统中的相关技术,包括如何建立物联网的模型,图数据库,时序数据库。如何在物联网系统中采纳OPC UA 信息模型等问题。

    2021-07-02 06:35

  • FPGA实战演练逻辑篇61:CMOS摄像头接口时序设计1理想时序

    pin2reg的约束模型。(特权同学,版权所有)如图8.44所示,前面已经给出的这个模型覆盖了pin2reg、reg2reg和reg2pin这三大类时序路径。本例重点讨论的pin2reg即FPGA和外部芯片

    2015-08-12 12:42

  • fpga仿真模型的使用

    想问一下大家,我在网站上找了个现在的sram仿真模型,如何用它与自己设计的控制模块结合进行时序仿真啊。。是不是直接把它添加进工程,然后在testbench里进行例话和对应的端口连接就可以了,希望了解的朋友可以讲一讲

    2016-11-02 10:50