本帖最后由 jiayongxia 于 2012-11-19 11:43 编辑 需要应用labview 对数字延时发生器各通道的时序控制进行设计,现在已有四通道的控制
2012-11-19 10:54
电源电压的系统中,监视不同电压的能力可能很重要。仅有两个电压域的系统中的区区小事,在有许多电压的系统中会变得非常复杂。因此,许多时序控制器还内置了电源监控器或电压监视功能。图2所示为ADM1186-1
2021-04-12 07:00
本文利用C-NOVA公司数字电视MPEG-2解码芯片AVIA9700内置的SDRAM控制器所提供的时序补偿机制,设计了一个方便使用的内存时序测试软件工具,利用这个工具,开发测试人员可在以AVIA9700为解码
2021-06-07 06:19
我正在使用 Mk61 控制器,我正在尝试对 SPI 进行时序分析。 下表是根据数据表。[color=\"#FF0000\"]问题是“tBus”的价值是多少。 我假设“tSCK”是其 30 MHz 的频率时间段,因此 tsck =
2023-05-05 08:18
《计算机系统基础》30’一、处理器的时序电路1、CPU中的时序电路答:CPU中的时序电路:通过RS触发器
2021-07-22 09:46
Enrico Del Mastro、Michael Bradley本应用笔记介绍如何擦除超级时序控制器的EEPROM空间,以及如何逐字节地写入该空间。成块擦除EEPROM空间欲对EEPROM空间进行
2018-11-01 11:36
我单位从事LCD控制器的开发,运用高速FPGA处理,实现51单片机、DSP、嵌入式系统显示数据的LCD显示,内置字库,8位、16位数据总线接口,RD/WR、BUSY信号控制,并可定制任意时序显示数据
2009-07-23 17:03
摘要:讨论了CAN总线控制器与DSP之间的接口,介绍了流行的CAN控制器芯片SJA1000和TMS320系列DSP芯片的接口时序,并给出了它们的接口方法和电路。关键词:CAN控
2018-12-03 15:22
你好我正在从应用笔记pg016_v_tc中读取视频定时控制器IP内核。我无法理解第44页给出的体系结构。我不了解水平和垂直计数器如何获取输入,因为它们的输出连接到计数器保存但没有显示输入,这里锁定
2020-05-21 14:30
时间,对FPGA有比较丰富的项目经验(6年)。熟练使用Xilinx/Altera FPGA,熟悉NAND FLASH接口时序。自行编写标准NAND FLASH Controller/控制器,可以以源代码
2014-03-01 18:49